用于教學的PCI實驗卡的設計與開發(fā)
【文章頁數(shù)】:73 頁
【學位級別】:碩士
【部分圖文】:
圖3一利用Plxmon軟件燒寫EEPROM的界面
PLX9054通過加載串行EEPROM中的值來進行寄存器的配置,它支持長加載模式和額外長加載模式,其中長加載是從串行EEPROM中加載17個長字,具體加載的內(nèi)容如圖3一5所示,額外長加載是加載22個長字[3],具體加載的內(nèi)容如圖3一6所示。對于PLXgO54寄存器的配置,最重要的....
圖4一IEPle6Q24oes器夕1二的內(nèi)部結(jié)構(gòu)圖
選擇的是固定電平輸出為3.3v的電壓轉(zhuǎn)換芯片LT1587cM一3.318}。設計1.5v電壓的時候采用的是3.3V轉(zhuǎn)1.5V的方法,選擇的是固定電壓輸出為1.5V的電壓轉(zhuǎn)換芯片LTI587cM一1.51”},具體實現(xiàn)電路如圖4一2所示。
圖4一3AS和JTAG配置方式
ZZZZZZZZZZ心心心心口口圖4一ZFPGA的電源電路3、配置方式Altera的FPGA器件的配置方式分為三種:主動配置方式、被動配置方式和JTAG配置方式。主動配置方式由FPGA器件引導配置操作過程,它控制外部存儲器和初始化過程;被動配置方式....
圖4一8讀操作的調(diào)試結(jié)果
4.4.1讀操作的調(diào)試結(jié)果在調(diào)試的時候,將數(shù)據(jù)0x55667788h從PC機的串口發(fā)送到PCI實驗卡的串口,再在PCI端進行接收,從調(diào)試結(jié)果(圖4一8)中可以看到,Local端數(shù)據(jù)總線LD上正確接收到了數(shù)據(jù)0x55667788h,同時在CLK50M時鐘上升沿READY信號置低,表....
本文編號:4049653
本文鏈接:http://www.sikaile.net/kejilunwen/jisuanjikexuelunwen/4049653.html
下一篇:沒有了