淺析基于verilog的加法器設(shè)計(jì)
發(fā)布時(shí)間:2021-05-13 17:54
在一個(gè)計(jì)算機(jī)系統(tǒng)中,CPU是最核心的控制部件。而在CPU中,ALU是核心的運(yùn)算部件。計(jì)算器所有功能的實(shí)現(xiàn),都要依賴ALU對(duì)數(shù)據(jù)進(jìn)行處理。目前,使用verilog語言來實(shí)現(xiàn)一個(gè)CPU內(nèi)核或復(fù)雜算法,已成為一種趨勢(shì)。但無論哪種復(fù)雜運(yùn)算,都可以分解成最基本的加、減、乘、除運(yùn)算。而乘法、除法和減法運(yùn)算,最終又都可以分解成加法運(yùn)算。所以,研究不同加法器的實(shí)現(xiàn)方法,分析其優(yōu)勢(shì)劣勢(shì),并針對(duì)性的提出改進(jìn)設(shè)計(jì)的方法,對(duì)提高整個(gè)系統(tǒng)或算法的性能有著重大的意義。本文討論了三種加法器的設(shè)計(jì),對(duì)每種加法器的優(yōu)缺點(diǎn)進(jìn)行了分析,并提出了改進(jìn)的方法。
【文章來源】:科學(xué)技術(shù)創(chuàng)新. 2020,(25)
【文章頁數(shù)】:2 頁
【文章目錄】:
1 級(jí)聯(lián)加法器
2 并行加法器
3 流水線加法器
4 結(jié)論
本文編號(hào):3184459
【文章來源】:科學(xué)技術(shù)創(chuàng)新. 2020,(25)
【文章頁數(shù)】:2 頁
【文章目錄】:
1 級(jí)聯(lián)加法器
2 并行加法器
3 流水線加法器
4 結(jié)論
本文編號(hào):3184459
本文鏈接:http://www.sikaile.net/kejilunwen/jisuanjikexuelunwen/3184459.html
最近更新
教材專著