RapidIO高速串行總線的研究與實(shí)現(xiàn)
發(fā)布時(shí)間:2020-12-26 11:11
航空電子的快速發(fā)展,給航空電子總線互連技術(shù)提出了更高的要求;ミB總線RapidIO以其高速高效的特點(diǎn),滿足了新一代航空電子系統(tǒng)發(fā)展的高要求,成為本文的研究對(duì)象。RapidIO是一種新型高性能、低引腳數(shù)、基于報(bào)文交換的互連體系結(jié)構(gòu),是為滿足現(xiàn)在和未來(lái)高性能嵌入式系統(tǒng)的獨(dú)特需求而設(shè)計(jì)的一種開放式互連技術(shù)標(biāo)準(zhǔn),能廣泛滿足嵌入式系統(tǒng)應(yīng)用的需求,包括微處理器、網(wǎng)絡(luò)設(shè)備中的存儲(chǔ)器映射I/O器件、存儲(chǔ)子系統(tǒng)和通用計(jì)算機(jī)平臺(tái)的互聯(lián)。RapidIO的應(yīng)用使芯片與芯片之間、板與板之間的通信帶寬高達(dá)1Gbps到60Gbps的傳輸速率,為嵌入式系統(tǒng)設(shè)計(jì)提供了高帶寬、低延遲的互連解決方法。本文首先深入研究了串行RapidIO技術(shù),并對(duì)其三層體系結(jié)構(gòu)——物理層、傳輸層和邏輯層進(jìn)行了詳細(xì)的分析,并且討論了維護(hù)和錯(cuò)誤管理的相關(guān)問題。接著設(shè)計(jì)了一套R(shí)apidIO互連系統(tǒng)的架構(gòu),并分別從硬件層和軟件層來(lái)設(shè)計(jì)。硬件層上,選擇了將Freescale的MPC8641D處理器和Tundra的Tsi578交換芯片互連組成互連系統(tǒng);軟件層設(shè)計(jì)上,在嵌入式實(shí)時(shí)操作系統(tǒng)VxWorks及其相配套的開發(fā)工具Tornado2.2的軟件環(huán)境中,...
【文章來(lái)源】:湖南大學(xué)湖南省 211工程院校 985工程院校 教育部直屬院校
【文章頁(yè)數(shù)】:67 頁(yè)
【學(xué)位級(jí)別】:碩士
【部分圖文】:
控制符號(hào)格式表2.2控制符號(hào)字段意義
圖 2.5 RapidIO 交換系統(tǒng)示例的系統(tǒng)中,每個(gè)交換器件上都有三個(gè)設(shè)備 ID 各換器件所能連接的最大設(shè)備數(shù)與該交換器件所具 是雙向數(shù)據(jù)傳輸協(xié)議,每個(gè)端口都有互相獨(dú)立的可以自由配置成 4x 模式端口或者 n(n 可以為 1式表示在鏈路對(duì)間使用 4 個(gè)物理通道,即每個(gè)端差分?jǐn)?shù)據(jù)接收線;1x 模式表示在鏈路對(duì)間使用一差分發(fā)送數(shù)據(jù)線和 1 對(duì)差分?jǐn)?shù)據(jù)接收線。字段如下圖所示:圖 2.6 傳輸層字段格式兩種不同大小的設(shè)備域:0b00 表示 8 比特,0b01
圖 2.5 RapidIO 交換系統(tǒng)示例上圖所示的系統(tǒng)中,每個(gè)交換器件上都有三個(gè)設(shè)備 ID 各不相同的相連。交換器件所能連接的最大設(shè)備數(shù)與該交換器件所具有的端口 RapidIO 是雙向數(shù)據(jù)傳輸協(xié)議,每個(gè)端口都有互相獨(dú)立的差分結(jié)構(gòu)每個(gè)端口可以自由配置成 4x 模式端口或者 n(n 可以為 1、2、3、道。4x 模式表示在鏈路對(duì)間使用 4 個(gè)物理通道,即每個(gè)端口有 4 對(duì)線和 4 對(duì)差分?jǐn)?shù)據(jù)接收線;1x 模式表示在鏈路對(duì)間使用一個(gè)物理口有 1 對(duì)差分發(fā)送數(shù)據(jù)線和 1 對(duì)差分?jǐn)?shù)據(jù)接收線。層的包的字段如下圖所示:
【參考文獻(xiàn)】:
期刊論文
[1]基于Serial RapidIO的高速實(shí)時(shí)數(shù)據(jù)采集處理系統(tǒng)[J]. 朱堅(jiān),徐光輝,朱利利. 電子質(zhì)量. 2008(10)
[2]基于串行RapidIO的嵌入式互連研究[J]. 鄧豹,趙小冬. 航空計(jì)算技術(shù). 2008(03)
[3]RapidIO互連技術(shù)研究[J]. 王欣,楊濤,傅豐林. 數(shù)字通信世界. 2008(05)
[4]高速總線競(jìng)爭(zhēng)日趨白熱化[J]. 徐俊毅. 電子與電腦. 2007(11)
[5]Windows CE的CAN總線驅(qū)動(dòng)程序設(shè)計(jì)[J]. 彭少武,宋娟,王立德. 單片機(jī)與嵌入式系統(tǒng)應(yīng)用. 2007(11)
[6]串行RapidIO:高性能嵌入式互連技術(shù)[J]. 馮華亮. 今日電子. 2007(09)
[7]幾種串行總線互連技術(shù)分析[J]. 馬春江,牛文生,孫靖國(guó). 航空計(jì)算技術(shù). 2007(05)
[8]飛思卡爾高性能MPC8641D處理器推動(dòng)嵌入式設(shè)計(jì)邁向更高水準(zhǔn)[J]. 半導(dǎo)體技術(shù). 2007(04)
[9]I/O互聯(lián)技術(shù)及體系結(jié)構(gòu)的研究與發(fā)展[J]. 李瓊,郭御風(fēng),劉光明,劉濤. 計(jì)算機(jī)工程. 2006(12)
[10]新型高性能RapidIO互連技術(shù)研究[J]. 尹亞明,李瓊,郭御風(fēng),劉光明. 計(jì)算機(jī)工程與科學(xué). 2004(12)
碩士論文
[1]RapidIO高速互聯(lián)接口的設(shè)計(jì)研究與應(yīng)用[D]. 楊卿.電子科技大學(xué) 2009
[2]基于可編程芯片的高速串行總線物理層研究[D]. 王成.重慶大學(xué) 2008
[3]RapidIO互聯(lián)技術(shù)在下一代無(wú)線基站中的應(yīng)用[D]. 楊濤.西安電子科技大學(xué) 2008
[4]RapidIO技術(shù)在無(wú)線基站中的應(yīng)用[D]. 聶俊英.西安電子科技大學(xué) 2008
[5]基于RAPIDIO架構(gòu)基站系統(tǒng)的設(shè)計(jì)仿真分析[D]. 牛彥茹.西安電子科技大學(xué) 2008
本文編號(hào):2939582
【文章來(lái)源】:湖南大學(xué)湖南省 211工程院校 985工程院校 教育部直屬院校
【文章頁(yè)數(shù)】:67 頁(yè)
【學(xué)位級(jí)別】:碩士
【部分圖文】:
控制符號(hào)格式表2.2控制符號(hào)字段意義
圖 2.5 RapidIO 交換系統(tǒng)示例的系統(tǒng)中,每個(gè)交換器件上都有三個(gè)設(shè)備 ID 各換器件所能連接的最大設(shè)備數(shù)與該交換器件所具 是雙向數(shù)據(jù)傳輸協(xié)議,每個(gè)端口都有互相獨(dú)立的可以自由配置成 4x 模式端口或者 n(n 可以為 1式表示在鏈路對(duì)間使用 4 個(gè)物理通道,即每個(gè)端差分?jǐn)?shù)據(jù)接收線;1x 模式表示在鏈路對(duì)間使用一差分發(fā)送數(shù)據(jù)線和 1 對(duì)差分?jǐn)?shù)據(jù)接收線。字段如下圖所示:圖 2.6 傳輸層字段格式兩種不同大小的設(shè)備域:0b00 表示 8 比特,0b01
圖 2.5 RapidIO 交換系統(tǒng)示例上圖所示的系統(tǒng)中,每個(gè)交換器件上都有三個(gè)設(shè)備 ID 各不相同的相連。交換器件所能連接的最大設(shè)備數(shù)與該交換器件所具有的端口 RapidIO 是雙向數(shù)據(jù)傳輸協(xié)議,每個(gè)端口都有互相獨(dú)立的差分結(jié)構(gòu)每個(gè)端口可以自由配置成 4x 模式端口或者 n(n 可以為 1、2、3、道。4x 模式表示在鏈路對(duì)間使用 4 個(gè)物理通道,即每個(gè)端口有 4 對(duì)線和 4 對(duì)差分?jǐn)?shù)據(jù)接收線;1x 模式表示在鏈路對(duì)間使用一個(gè)物理口有 1 對(duì)差分發(fā)送數(shù)據(jù)線和 1 對(duì)差分?jǐn)?shù)據(jù)接收線。層的包的字段如下圖所示:
【參考文獻(xiàn)】:
期刊論文
[1]基于Serial RapidIO的高速實(shí)時(shí)數(shù)據(jù)采集處理系統(tǒng)[J]. 朱堅(jiān),徐光輝,朱利利. 電子質(zhì)量. 2008(10)
[2]基于串行RapidIO的嵌入式互連研究[J]. 鄧豹,趙小冬. 航空計(jì)算技術(shù). 2008(03)
[3]RapidIO互連技術(shù)研究[J]. 王欣,楊濤,傅豐林. 數(shù)字通信世界. 2008(05)
[4]高速總線競(jìng)爭(zhēng)日趨白熱化[J]. 徐俊毅. 電子與電腦. 2007(11)
[5]Windows CE的CAN總線驅(qū)動(dòng)程序設(shè)計(jì)[J]. 彭少武,宋娟,王立德. 單片機(jī)與嵌入式系統(tǒng)應(yīng)用. 2007(11)
[6]串行RapidIO:高性能嵌入式互連技術(shù)[J]. 馮華亮. 今日電子. 2007(09)
[7]幾種串行總線互連技術(shù)分析[J]. 馬春江,牛文生,孫靖國(guó). 航空計(jì)算技術(shù). 2007(05)
[8]飛思卡爾高性能MPC8641D處理器推動(dòng)嵌入式設(shè)計(jì)邁向更高水準(zhǔn)[J]. 半導(dǎo)體技術(shù). 2007(04)
[9]I/O互聯(lián)技術(shù)及體系結(jié)構(gòu)的研究與發(fā)展[J]. 李瓊,郭御風(fēng),劉光明,劉濤. 計(jì)算機(jī)工程. 2006(12)
[10]新型高性能RapidIO互連技術(shù)研究[J]. 尹亞明,李瓊,郭御風(fēng),劉光明. 計(jì)算機(jī)工程與科學(xué). 2004(12)
碩士論文
[1]RapidIO高速互聯(lián)接口的設(shè)計(jì)研究與應(yīng)用[D]. 楊卿.電子科技大學(xué) 2009
[2]基于可編程芯片的高速串行總線物理層研究[D]. 王成.重慶大學(xué) 2008
[3]RapidIO互聯(lián)技術(shù)在下一代無(wú)線基站中的應(yīng)用[D]. 楊濤.西安電子科技大學(xué) 2008
[4]RapidIO技術(shù)在無(wú)線基站中的應(yīng)用[D]. 聶俊英.西安電子科技大學(xué) 2008
[5]基于RAPIDIO架構(gòu)基站系統(tǒng)的設(shè)計(jì)仿真分析[D]. 牛彥茹.西安電子科技大學(xué) 2008
本文編號(hào):2939582
本文鏈接:http://www.sikaile.net/kejilunwen/jisuanjikexuelunwen/2939582.html
最近更新
教材專著