基于FPGA多頻耳聲導(dǎo)抗檢測系統(tǒng)設(shè)計與實(shí)現(xiàn)
發(fā)布時間:2023-02-06 10:01
耳聲導(dǎo)抗測試是一種中耳功能檢測的客觀方法,其在臨床耳科和聽力學(xué)診斷方面的重要地位已經(jīng)得到臨床醫(yī)生的公認(rèn),是提高耳部疾病診斷準(zhǔn)確率的一種先進(jìn)手段。目前,臨床上常采用226Hz、678Hz和1000Hz純音信號作為耳聲導(dǎo)抗探測音進(jìn)行耳聲導(dǎo)抗測試,但采用226Hz單一低頻率純音作為探測音信號時,耳聲導(dǎo)抗特性取決于中耳的勁度因素,因此只能反映以勁度聲納改變?yōu)橹鞯闹卸∽?當(dāng)采用678Hz或1000Hz高頻率純音信號作為探測音進(jìn)行耳聲導(dǎo)抗測試時,耳聲導(dǎo)抗特性只取決于中耳的質(zhì)量因素,因此只能反映質(zhì)量聲納改變?yōu)橹鞯闹卸∽。近年?國內(nèi)外學(xué)者研究表明,當(dāng)探測音的頻率接近于中耳共振頻率時,中耳病變才能全面的反映出來,所以采用掃頻聲探測音信號做耳聲導(dǎo)抗測試也成為檢測中耳功能的方法之一,其價值漸漸為國內(nèi)學(xué)者利用于中耳功能臨床測試上。本文研制一種基于FPGA的多頻耳聲導(dǎo)抗測試系統(tǒng),具備多頻耳聲導(dǎo)抗測試和中耳共振頻率測試的中耳功能測試系統(tǒng)。該系統(tǒng)包含一個以FPGA為核心的下位機(jī)和以Visual C#平臺開發(fā)的計算機(jī)程序。系統(tǒng)通過計算機(jī)控制下位機(jī)的功能模式、探測音頻率和強(qiáng)度以及密閉耳道內(nèi)氣壓值,傳感器采集數(shù)據(jù)后...
【文章頁數(shù)】:67 頁
【學(xué)位級別】:碩士
【文章目錄】:
摘要
ABSTRACT
第一章 緒論
1.1 背景和意義
1.2 國內(nèi)外發(fā)展與現(xiàn)狀
1.3 本文研究內(nèi)容及結(jié)構(gòu)安排
第二章 耳聲導(dǎo)抗測試的原理及結(jié)構(gòu)
2.1 耳聲導(dǎo)抗測試原理
2.2 耳聲導(dǎo)抗測試結(jié)構(gòu)
第三章 耳聲導(dǎo)抗系統(tǒng)硬件設(shè)計
3.1 電源部分電路
3.2 FPGA主控部分
3.3 探測音部分電路
3.4 氣壓控制部分電路
3.5 信號采集部分電路
第四章 耳聲導(dǎo)抗系統(tǒng)軟件設(shè)計
4.1 FPGA簡介
4.2 系統(tǒng)的FPGA程序設(shè)計
4.3 C#程序設(shè)計
4.4 系統(tǒng)的工作流程
第五章 測試結(jié)果與分析
5.1 探測音播放測試
5.2 系統(tǒng)容積校準(zhǔn)
5.3 多頻耳聲導(dǎo)抗測試
5.4 中耳共振頻率測試
第六章 總結(jié)與展望
6.1 總結(jié)
6.2 展望
參考文獻(xiàn)
攻讀碩士期間成果
致謝
本文編號:3735791
【文章頁數(shù)】:67 頁
【學(xué)位級別】:碩士
【文章目錄】:
摘要
ABSTRACT
第一章 緒論
1.1 背景和意義
1.2 國內(nèi)外發(fā)展與現(xiàn)狀
1.3 本文研究內(nèi)容及結(jié)構(gòu)安排
第二章 耳聲導(dǎo)抗測試的原理及結(jié)構(gòu)
2.1 耳聲導(dǎo)抗測試原理
2.2 耳聲導(dǎo)抗測試結(jié)構(gòu)
第三章 耳聲導(dǎo)抗系統(tǒng)硬件設(shè)計
3.1 電源部分電路
3.2 FPGA主控部分
3.3 探測音部分電路
3.4 氣壓控制部分電路
3.5 信號采集部分電路
第四章 耳聲導(dǎo)抗系統(tǒng)軟件設(shè)計
4.1 FPGA簡介
4.2 系統(tǒng)的FPGA程序設(shè)計
4.3 C#程序設(shè)計
4.4 系統(tǒng)的工作流程
第五章 測試結(jié)果與分析
5.1 探測音播放測試
5.2 系統(tǒng)容積校準(zhǔn)
5.3 多頻耳聲導(dǎo)抗測試
5.4 中耳共振頻率測試
第六章 總結(jié)與展望
6.1 總結(jié)
6.2 展望
參考文獻(xiàn)
攻讀碩士期間成果
致謝
本文編號:3735791
本文鏈接:http://www.sikaile.net/kejilunwen/yiqiyibiao/3735791.html
最近更新
教材專著