多體制數字通信系統(tǒng)發(fā)射機的設計與仿真
本文關鍵詞:多體制數字通信系統(tǒng)發(fā)射機的設計與仿真
更多相關文章: 軟件無線電 數字發(fā)射機 多體制 FPGA
【摘要】:多體制無線收發(fā)信機是國內外研究的熱點課題,它的主要特點是通過控制器在通用的硬件平臺上實現不同方式以及多種參數的信息傳輸。其中,軟件無線電技術和智能天線的出現加速了多體制數字發(fā)射機的發(fā)展。研究基于FPGA的全數字多體制發(fā)射機以其特有的優(yōu)勢得到廣泛的重視,包括基于FPGA的DDS數字頻率合成器、軟件無線電中頻調制解調器、通用編解碼器、通用同步器以及通用濾波器等。本文根據電子和通信專業(yè)的實踐教學要求,設計一種全數字多體制發(fā)射機,該設計使用FPGA,并采用模塊化、分層次的設計方式實現,滿足相關課程的實驗和實踐教學(包括單模塊和多模塊的驗證、設計和綜合實驗)。內容主要包括通用的調制器、信道編碼器、交織器、時分復用器以及數字上混頻器等。研究的重點除各個模塊外,主要是系統(tǒng)資源的分配以及各模塊之間的接口,以實現各類實踐教學的要求。本文查閱相關資料,在前人研究的基礎上完成多體制發(fā)射機結構設計,并對部分設計進行了優(yōu)化,具體內容包括基于DDS的中頻調制器、通用信道編碼器以及任意路可選的時分復用器等。實現的調制器可以實現基本調制和正交調制共五種方式的數字調制;實現了三種帶交織的信道編碼,且交織器可以實現多種交織深度和長度;設計的時分復用器實現任意路信號的時分復用。除上述外,還完成上混頻器用的DDS載波發(fā)生器、測試信號源以及FPGA與控制器接口等設計工作。本文完成了相應的硬件電路和程序設計,同時對各模塊進行了仿真和分析,并在單用戶基帶碼速率為64Kbps、2-6路信號時分復用、編碼速率最高為3.584Mbps和調制載波頻率最高為17.92MHz的參數下對系統(tǒng)進行仿真和分析。結果表明該多體制發(fā)射機設計方案正確可行,功能和指標均能滿足設計要求。
【學位授予單位】:北京化工大學
【學位級別】:碩士
【學位授予年份】:2016
【分類號】:TN914.3;TN830
【參考文獻】
中國期刊全文數據庫 前10條
1 郜繼紅;荀延龍;盧旭盛;;任意數值分頻器的FPGA實現[J];電子設計工程;2015年22期
2 孫科學;高紅梅;魏敏;王晨曦;肖建;;基于CORDIC算法的通用調制器設計[J];計算機技術與發(fā)展;2015年11期
3 張恒;張迎春;;一種動態(tài)時分復用方法及FPGA實現[J];無線電工程;2015年06期
4 張立立;楊華;黃錦元;;基于FPGA技術的數字中頻系統(tǒng)的設計[J];電子器件;2015年01期
5 蔣權;姚振東;李建;;基于FPGA的m序列信號發(fā)生器設計[J];電子設計工程;2014年13期
6 韓威;田瑞甫;陸衛(wèi)強;;基于數字調制的高速數傳發(fā)射機技術研究[J];通信技術;2014年05期
7 周亮;唐吉卓;林水生;;基于ARM與FPGA的數字通信實驗系統(tǒng)設計與實現[J];實驗科學與技術;2014年02期
8 董雁飛;潘中良;;一種基于FPGA與DSP的數字射頻發(fā)射機的設計與實現[J];數字技術與應用;2012年12期
9 李炯;;一種基于FPGA的任意分頻器設計與實現[J];現代電子技術;2012年24期
10 鐵奎;張慷;凌云志;;通信系統(tǒng)中數字上變頻技術的研究與設計[J];電子設計工程;2012年15期
,本文編號:1140321
本文鏈接:http://www.sikaile.net/kejilunwen/xinxigongchenglunwen/1140321.html