調(diào)制模式識別技術(shù)研究及驗證平臺設計
本文關(guān)鍵詞:調(diào)制模式識別技術(shù)研究及驗證平臺設計
更多相關(guān)文章: 調(diào)制識別 高階累積量 PCIE高速接口 驗證平臺
【摘要】:隨著高速數(shù)字信號處理技術(shù)的發(fā)展,非合作通信方式得到越來越廣泛的應用,調(diào)制信號的識別是其重要的研究內(nèi)容之一。通信信號的調(diào)制識別技術(shù)就是通過對接收到的信號進行處理,然后根據(jù)估算出信號的參數(shù),如碼速率、載波頻率等信息來判定通信信號調(diào)制方式類型的過程。本課題主要研究了基于高階累積量的調(diào)制識別技術(shù),完成調(diào)制信號2ASK/BPSK、4ASK、2FSK、4FSK、 QPSK、16QAM的自動識別,在識別過程中引入新的特征參數(shù),優(yōu)化了識別性能;并完成了調(diào)制模式識別驗證平臺的設計等工作首先,本文通過對常見數(shù)字信號高階累量的分析,找到信號之間的差異并構(gòu)造特征參數(shù),利用二叉樹分類器完成調(diào)制信號2ASK/ BPSK、4ASK、2FSK、4FSK、QPSK、16QAM的分類,通過Matlab仿真,證明該方案可以有效識別出信號;然后,仔細研究PCIE高速接口的協(xié)議,在FPGA板卡上完成PCIE總線的DMA控制實現(xiàn);繼而,在PC機上使用WinDriver軟件完成驅(qū)動程序的開發(fā);最后,在VS2012中集成驅(qū)動程序的模塊和調(diào)制模式識別的算法,實現(xiàn)驗證平臺的功能。其中算法的實現(xiàn)使用Matlab實現(xiàn),編譯成鏈接庫和程序所需要的頭文件。
【關(guān)鍵詞】:調(diào)制識別 高階累積量 PCIE高速接口 驗證平臺
【學位授予單位】:西南科技大學
【學位級別】:碩士
【學位授予年份】:2016
【分類號】:TN911.3
【目錄】:
- 摘要4-5
- Abstract5-8
- 1 緒論8-13
- 1.1 研究意義和背景8
- 1.2 調(diào)制模式識別研究現(xiàn)狀8-11
- 1.2.1 決策理論9
- 1.2.2 特征參數(shù)理論法9-11
- 1.3 PCIE高速接口11-12
- 1.4 本文的主要工作12-13
- 2 系統(tǒng)方案論證13-18
- 2.1 基于特征值識別算法介紹13-15
- 2.2 總線選型15
- 2.3 驅(qū)動程序開發(fā)工具的選擇15-16
- 2.4 系統(tǒng)方案確定16-18
- 3 數(shù)字信號調(diào)制模式的自動識別18-38
- 3.1 高階矩和高階累積量18-23
- 3.1.1 高階矩和高階累積量18-20
- 3.1.2 矩與累積量之間的轉(zhuǎn)換20-22
- 3.1.3 矩與累積量的性質(zhì)22-23
- 3.2 基于高階累積量的數(shù)字調(diào)制識別原理23-32
- 3.2.1 信號的高階累積量估計23-27
- 3.2.2 基于高階累積量的特征提取及算法改進27-32
- 3.3 識別過程及仿真分析32-37
- 3.3.1 自動識別流程32-33
- 3.3.2 計算機仿真結(jié)果及分析33-37
- 3.4 本章小結(jié)37-38
- 4 驗證平臺的接口設計38-56
- 4.1 PCIE總線淺析38-43
- 4.1.1 PCIE總線拓撲結(jié)構(gòu)38-39
- 4.1.2 PCIE總線層次結(jié)構(gòu)39-42
- 4.1.3 PCIE配置空間42-43
- 4.2 PCIE接口的FPGA設計實現(xiàn)43-51
- 4.2.1 PCIE LogiCore的生成調(diào)用44-46
- 4.2.2 TX Engine設計46-48
- 4.2.3 RX Engine設計48
- 4.2.4 DMA Engine設計48-50
- 4.2.5 中斷程序設計50-51
- 4.3 系統(tǒng)性能分析51-56
- 4.3.1 平臺搭建51-52
- 4.3.2 系統(tǒng)調(diào)試及結(jié)果52-54
- 4.3.3 系統(tǒng)的綜合54-56
- 5 系統(tǒng)軟件設計56-66
- 5.1 驅(qū)動程序設計56-60
- 5.2 軟件實現(xiàn)60-62
- 5.3 系統(tǒng)測試62-65
- 5.4 本章小結(jié)65-66
- 結(jié)論66-68
- 致謝68-69
- 參考文獻69-73
- 攻讀學位期間發(fā)表的學術(shù)論文及研究成果73
【相似文獻】
中國期刊全文數(shù)據(jù)庫 前10條
1 屈玉峰;郭亮;馮根寶;;搭建基于E語言參考模型的驗證平臺[J];中國集成電路;2005年09期
2 詹文法,馬俊,張溯,許修兵;一種可重用的驗證平臺結(jié)構(gòu)[J];微機發(fā)展;2005年03期
3 詹文法;李麗;程作仁;張溯;;一種基于總線的可重用驗證平臺研究[J];電子技術(shù)應用;2006年05期
4 期彤;;新思科技設計系統(tǒng)、驗證平臺雙線出擊[J];電子設計應用;2009年05期
5 張健;黃蓓;王玉艷;;交換控制電路功能驗證平臺設計[J];計算機工程;2006年16期
6 萬超;申敏;張亞楠;;通道在層次化驗證平臺中的應用[J];電子測試;2007年05期
7 袁艷;申敏;;覆蓋率技術(shù)的提高在RVM層次化驗證方法中的應用[J];電子測試;2008年01期
8 宋秀蘭;吳曉波;;高性能驗證平臺設計與搭建[J];電子器件;2008年06期
9 劉芳;謝崢;連志斌;王新安;;一種可重構(gòu)的通用總線接口驗證平臺的研究及實現(xiàn)[J];電子器件;2011年03期
10 王紅衛(wèi);占楊林;梁利平;;以覆蓋率為導向的自動化驗證平臺[J];電子測試;2013年05期
中國重要會議論文全文數(shù)據(jù)庫 前6條
1 王立勝;王秉臣;朱波;朱智超;賴安學;;基于大型飛行器的信息系統(tǒng)仿真驗證平臺設計[A];中國宇航學會深空探測技術(shù)專業(yè)委員會第十屆學術(shù)年會論文集[C];2013年
2 華靜;;虛擬化技術(shù)構(gòu)建金融云業(yè)務驗證平臺[A];2013年中國通信學會信息通信網(wǎng)絡技術(shù)委員會年會論文集[C];2013年
3 徐文進;田澤;;基于AFDX-ES SOC驗證平臺的向量中斷控制器驗證研究[A];第十六屆計算機工程與工藝年會暨第二屆微處理器技術(shù)論壇論文集[C];2012年
4 淮治華;田澤;趙強;韓煒;;基于DSP的SoC FPGA原型驗證平臺的構(gòu)建與應用[A];第十五屆計算機工程與工藝年會暨第一屆微處理器技術(shù)論壇論文集(A輯)[C];2011年
5 陳小龍;荊濤;;如何在FPGA或ASIC設計中用TCL為HDL模型搭建自動驗證平臺[A];全國第一屆嵌入式技術(shù)聯(lián)合學術(shù)會議論文集[C];2006年
6 iJ淑媚;灻斐章;周佩廷;R壭憔,
本文編號:1041307
本文鏈接:http://www.sikaile.net/kejilunwen/xinxigongchenglunwen/1041307.html