高效編碼調制技術研究
發(fā)布時間:2017-09-09 08:27
本文關鍵詞:高效編碼調制技術研究
更多相關文章: CPM Turbo LDPC MAP SISO DSP
【摘要】:跳頻通信系統(tǒng)在復雜的電磁環(huán)境中有著較強的抗干擾、抗截獲的能力,而且跳頻也有著隱蔽性好得優(yōu)點,因此,跳頻通信是軍事領域重點發(fā)展的方向。而跳頻系統(tǒng)中需要采用高效調制編碼技術。由于CPM信號帶外輻射功率小、譜密度非常集中,同時具有功率效率高和頻譜利用率高的優(yōu)點,尤其是把CPM調制以及編碼結合起來可以得到較好的性能,本文中采用的就是把編碼與調制采取串行級聯(lián)方式。在編譯碼的方式中,目前采用具有接近香農限的Turbo碼和LDPC碼。首先,詳細介紹了Turbo碼和LDPC碼的工作原理及其應用。對于Turbo碼,提出了迭代譯碼的方式,其中又包括MAP算法及在MAP基礎上改進的Max-Log-MAP算法,并對這兩種算法進行了詳盡的推導和描述。對于MAP類算法經(jīng)過推廣可以得到實現(xiàn)廣義Turbo碼迭代譯碼的加法SISO算法,文中詳細的給出了該算法的推導過程,項目中采用的就是這種譯碼方式。其次,深入研究和分析了CPM體系的工作原理,列舉了幾種可用的CPM信號。并且給出了CPM解調器的兩種算法,分別是最大似然準則和Viterbi檢測算法。最大似然準則采用的最大似然序列估計最后,針對項目中針對項目中采用的以下兩種算法進行了Matlab性能仿真,并對不同參數(shù)的性能仿真結果進行了對比分析。一種是發(fā)送端采用MSK+Turbo調制編碼,在接收端采用Max-Log-MAP+Turbo的聯(lián)合解調譯碼,其中,外解碼器采用的是基于Max-Log-MAP算法的Turbo解碼器;另一種是發(fā)送端采用GMSK+LDPC調制編碼,在接收端采用Max-Log-MAP+LDPC的聯(lián)合解調譯碼,其中,外譯碼器采用的是基于Log-BP算法的LDPC譯碼器。根據(jù)項目要求,需要在TMS320C6416型號的DSP芯片上實現(xiàn)從FPGA取數(shù)據(jù),然后再DSP上進行解調譯碼,然后把譯碼輸出結果傳輸給FPGA。文中詳細的介紹了該型號的DSP芯片內部結構及功能。并且針對基于DSP的CCS3.3開發(fā)平臺,介紹了如何編寫合適的CMD文件,以及把調試后的DSP解調譯碼程序燒寫到FPGA里面的方法給出了詳細的描述。
【關鍵詞】:CPM Turbo LDPC MAP SISO DSP
【學位授予單位】:西安電子科技大學
【學位級別】:碩士
【學位授予年份】:2015
【分類號】:TN914.41;TN911.22
【目錄】:
- 摘要5-6
- ABSTRACT6-10
- 符號對照表10-12
- 縮略語對照表12-15
- 第一章 緒論15-21
- 1.1 論文研究的背景及意義15-17
- 1.2 跳頻通信系統(tǒng)的現(xiàn)狀17-19
- 1.3 論文的研究內容及安排19-21
- 第二章 Turbo與LDPC編譯碼21-43
- 2.1 基本簡介21-22
- 2.1.1 信道編譯碼基本原理21-22
- 2.1.2 信道編碼的主要分類22
- 2.2 Turbo編碼22-24
- 2.2.1 Turbo碼介紹22
- 2.2.2 編碼器結構22-24
- 2.3 Turbo譯碼24-37
- 2.3.1 Turbo碼迭代譯碼24-25
- 2.3.2 MAP(BCJR)算法25-29
- 2.3.3 Max-Log-MAP算法29-30
- 2.3.4 SISO算法30-37
- 2.4 LDPC編碼37-39
- 2.4.1 校驗矩陣及生成矩陣37-38
- 2.4.2 Tanner圖及環(huán)長38-39
- 2.4.3 LDPC碼的編碼方法39
- 2.5 LDPC譯碼39-42
- 2.5.1 LDPC譯碼簡介39-41
- 2.5.2 Log-BP算法41-42
- 2.6 本章小結42-43
- 第三章 連續(xù)相位調制(CPM)43-57
- 3.1 CPM基本原理43-47
- 3.1.1 CPM的基本概念43-45
- 3.1.2 CPM信號的相位狀態(tài)45-47
- 3.1.3 CPM的頻譜特性47
- 3.2 CPM解調器的結構及算法47-52
- 3.2.1 最大似然準則47-48
- 3.2.2 分支度量48-49
- 3.2.3 Viterbi檢測算法49-52
- 3.3 串行級聯(lián)CPM52-55
- 3.3.1 SCCPM系統(tǒng)模型52-53
- 3.3.2 SCCPM迭代譯碼53-55
- 3.4 本章小結55-57
- 第四章 硬件實現(xiàn)及仿真結果57-69
- 4.1 跳頻系統(tǒng)架構57-58
- 4.2 跳頻通信系統(tǒng)在DSP上的實現(xiàn)58-66
- 4.2.1 TMS320C6416硬件結構59-61
- 4.2.2 CCS3.3 的開發(fā)應用61-62
- 4.2.3 DSP程序的燒寫及實現(xiàn)62-66
- 4.3 性能仿真及分析66-68
- 4.4 本章小結68-69
- 總結與展望69-73
- 總結全文69-70
- 工作展望70-73
- 參考文獻73-75
- 致謝75-77
- 作者簡介77-78
【參考文獻】
中國期刊全文數(shù)據(jù)庫 前1條
1 臧國珍;宋貝;田沖;;差分協(xié)同信號的維特比譯碼接收[J];軍事通信技術;2013年01期
,本文編號:819356
本文鏈接:http://www.sikaile.net/kejilunwen/wltx/819356.html
最近更新
教材專著