基于Mini-LVDS技術(shù)的TFT-LCD時(shí)序控制器的設(shè)計(jì)
本文選題:時(shí)序控制器 切入點(diǎn):Mini-LVDS 出處:《液晶與顯示》2014年02期
【摘要】:為了實(shí)現(xiàn)基于FPGA的具有Mini-LVDS接口的TFT-LCD時(shí)序控制器,對TFT-LCD的時(shí)序控制器、Mini-LVDS技術(shù)的數(shù)據(jù)排列方式和FPGA的功能進(jìn)行了研究。通過對Mini-LVDS的數(shù)據(jù)排列方式的研究,提出了獨(dú)特的數(shù)據(jù)處理方法。利用FPGA內(nèi)嵌的SRAM,設(shè)計(jì)了一種并行轉(zhuǎn)串行的轉(zhuǎn)換器,把一行的數(shù)據(jù)分成前半部分和后半部分并同時(shí)向外輸出;利用D觸發(fā)器、延時(shí)的方法實(shí)現(xiàn)了相鄰二點(diǎn)的數(shù)據(jù)串并轉(zhuǎn)換;綜合利用移位寄存器、串行加法器和DDR技術(shù),設(shè)計(jì)了一種8∶1的并串轉(zhuǎn)換電路,實(shí)現(xiàn)了子像素內(nèi)數(shù)據(jù)的并串轉(zhuǎn)換。利用Xilinx公司的FPGA的輸出宏單元,設(shè)計(jì)了把CMOS邏輯電平信號轉(zhuǎn)換為Mini-LVDS邏輯電平信號的數(shù)據(jù)發(fā)送器。利用Xilinx公司的FPGA的時(shí)鐘宏單元塊,探討并解決了多時(shí)鐘的問題。通過研究Mini-LVDS和時(shí)序控制器的特性,提出了復(fù)位信號的產(chǎn)生方法和相對應(yīng)的數(shù)據(jù)處理方法。利用此方法設(shè)計(jì)出的具有Mini-LVDS接口的時(shí)序控制器已應(yīng)用于本公司的分辨率為1 280×1 024的產(chǎn)品中,數(shù)據(jù)的傳輸頻率達(dá)108MHz,顏色深度為24bit。這個(gè)產(chǎn)品的顯示畫面清晰,過渡自然。利用此方法設(shè)計(jì)的TFT-LCD的時(shí)序控制器基本符合穩(wěn)定可靠、抗干擾能力強(qiáng)等要求。
[Abstract]:In order to realize the TFT-LCD timing controller with Mini-LVDS interface based on FPGA, the data arrangement mode of TFT-LCD timing controller Mini-LVDS and the function of FPGA are studied.Based on the research of Mini-LVDS data arrangement, a unique data processing method is proposed.Using the FPGA embedded SRAM, a parallel to serial converter is designed, which divides the data of one row into the front part and the back part and outputs out simultaneously, and realizes the parallel conversion of adjacent two points by D flip-flop and delay method.Using shift register, serial adder and DDR technology, a 8:1 parallel string conversion circuit is designed to realize parallel string conversion of subpixel data.A data transmitter for converting CMOS logic level signal to Mini-LVDS logic level signal is designed by using FPGA output macro unit of Xilinx Company.The problem of multi-clock is discussed and solved by using the clock macro cell block of FPGA of Xilinx Company.By studying the characteristics of Mini-LVDS and timing controller, the method of generating reset signal and the corresponding data processing method are proposed.The timing controller with Mini-LVDS interface designed by this method has been applied to our products with a resolution of 1 280 脳 1 024. The data transmission frequency is 108 MHz and the color depth is 24 bit.The display of this product is clear and natural.The timing controller of TFT-LCD designed by this method basically meets the requirements of stability and reliability, strong anti-jamming ability and so on.
【作者單位】: 天馬微電子股份有限公司研發(fā)中心;
【分類號】:TN873.93
【參考文獻(xiàn)】
相關(guān)期刊論文 前3條
1 金強(qiáng)寧;洪乙又;李慧芝;朱志軍;;基于Mini-LVDS技術(shù)的TFT-LCD彩色液晶顯示屏的驅(qū)動研究及應(yīng)用[J];光電子技術(shù);2009年03期
2 羅菊華;楊傳仁;張繼華;陳宏偉;;基于FPGA的平板顯示器件驅(qū)動電路的設(shè)計(jì)[J];液晶與顯示;2006年06期
3 程明;肖祖勝;;基于FPGA的TFT-LCD顯示驅(qū)動設(shè)計(jì)[J];液晶與顯示;2009年02期
【共引文獻(xiàn)】
相關(guān)期刊論文 前10條
1 張書偉;陳夕松;李世華;;高清數(shù)字電視主控板圖像功能自動測試系統(tǒng)設(shè)計(jì)[J];工業(yè)控制計(jì)算機(jī);2013年05期
2 胡國民;周志景;;基于LabVIEW的HDTV主控板自動測試系統(tǒng)設(shè)計(jì)[J];電子設(shè)計(jì)工程;2013年23期
3 續(xù)天翔;;LED圖象顯示屏Gamma校正及在FPGA中的實(shí)現(xiàn)[J];機(jī)械管理開發(fā);2008年06期
4 李文明;荊海;馬凱;;基于FPGA的AMOLED驅(qū)動控制系統(tǒng)設(shè)計(jì)[J];現(xiàn)代顯示;2007年07期
5 李文明;荊海;馬凱;;彩色AMOLED驅(qū)動控制系統(tǒng)設(shè)計(jì)[J];液晶與顯示;2007年05期
6 田秀偉;鄭喜鳳;丁鐵夫;;基于SOPC的LED顯示屏控制器設(shè)計(jì)[J];液晶與顯示;2007年06期
7 胡必武;宋躍;胡升平;雷瑞庭;余熾業(yè);;基于TFT-LCD&ARM&FPGA的觸摸手持式存儲示波表[J];液晶與顯示;2008年01期
8 蔡澤鋒;閭曉晨;鄭學(xué)仁;;基于行列不同插值算法的圖像縮放引擎的設(shè)計(jì)[J];液晶與顯示;2009年04期
9 耿衛(wèi)東;劉會剛;劉艷艷;商廣輝;金慶;胡思捷;全治臻;;場序彩色LCoS智能伽瑪矯正電路設(shè)計(jì)[J];液晶與顯示;2010年05期
10 馬舜峰;金龍旭;安少婷;樸永杰;張柯;陶宏江;;一種基于ARM9的彩色TFT-LCD模塊設(shè)計(jì)及實(shí)現(xiàn)[J];液晶與顯示;2010年05期
相關(guān)博士學(xué)位論文 前1條
1 常鋒;LED顯示屏灰度等級時(shí)空混合疊加調(diào)制技術(shù)研究[D];中國科學(xué)院研究生院(長春光學(xué)精密機(jī)械與物理研究所);2011年
相關(guān)碩士學(xué)位論文 前9條
1 張翱翔;智能多用戶電能表研究與設(shè)計(jì)[D];長沙理工大學(xué);2010年
2 劉清華;多控制功能數(shù)字衰減器的研究設(shè)計(jì)[D];長沙理工大學(xué);2010年
3 許運(yùn)飛;基于GPRS的電網(wǎng)斷路器狀態(tài)監(jiān)測無線節(jié)點(diǎn)設(shè)計(jì)與實(shí)現(xiàn)[D];南京理工大學(xué);2012年
4 張晶晶;純相位液晶空間光調(diào)制器設(shè)計(jì)及應(yīng)用研究[D];大連海事大學(xué);2012年
5 姚長君;基于FPGA的嵌入式Web服務(wù)器設(shè)計(jì)與實(shí)現(xiàn)[D];武漢理工大學(xué);2012年
6 周述濤;基于AMOLED圖像縮放的研究設(shè)計(jì)[D];華南理工大學(xué);2012年
7 曾鐘與;基于新型顯示接口的計(jì)算機(jī)信息防泄漏技術(shù)研究[D];西安電子科技大學(xué);2012年
8 俸文炯;基于FPGA的TFT-LCD視頻驅(qū)動系統(tǒng)設(shè)計(jì)[D];北京化工大學(xué);2013年
9 邰瑞雪;氣象傳真機(jī)遠(yuǎn)程顯控終端的設(shè)計(jì)[D];哈爾濱工程大學(xué);2013年
【二級參考文獻(xiàn)】
相關(guān)期刊論文 前10條
1 盛磊,徐科軍,趙明,陳智淵;液晶顯示驅(qū)動板的設(shè)計(jì)與實(shí)現(xiàn)[J];電視技術(shù);2005年02期
2 朱耀東 ,經(jīng)亞枝 ,張煥春;基于FPGA的LCD&VGA控制器設(shè)計(jì)[J];電子技術(shù)應(yīng)用;2002年11期
3 朱耀東 ,張煥春 ,經(jīng)亞枝;基于FPGA的一種高速圖形幀存設(shè)計(jì)[J];電子技術(shù)應(yīng)用;2003年02期
4 鄧春健;王琦;徐秀知;馮永茂;鄭喜鳳;;基于FPGA和ADV7123的VGA顯示接口的設(shè)計(jì)和應(yīng)用[J];電子器件;2006年04期
5 王勇,鄧記才,姚寧,張兵臨;平板顯示器驅(qū)動電路[J];激光與光電子學(xué)進(jìn)展;2004年12期
6 楊虹,唐志勇,凌志華,黃錫珉;VGA TFT LCD的驅(qū)動電路設(shè)計(jì)[J];液晶與顯示;2001年01期
7 徐杰,楊虹,郭樹旭,李英博,郜峰利;TFT-LCD周邊驅(qū)動電路集成化設(shè)計(jì)[J];液晶與顯示;2004年01期
8 余莉;;高分辨液晶投影顯示的驅(qū)動電路設(shè)計(jì)[J];液晶與顯示;2005年06期
9 趙晶;李平;王丹;;單片機(jī)控制OLED顯示全彩色靜態(tài)圖片和動態(tài)圖像的系統(tǒng)設(shè)計(jì)[J];液晶與顯示;2006年01期
10 呂國亮;趙曙光;趙俊;;嵌入式邏輯分析技術(shù)及其在FPGA系統(tǒng)開發(fā)中的應(yīng)用[J];液晶與顯示;2007年02期
相關(guān)博士學(xué)位論文 前1條
1 楊虹;TFT-LCD驅(qū)動技術(shù)的研究[D];中國科學(xué)院長春光學(xué)精密機(jī)械與物理研究所;2000年
相關(guān)碩士學(xué)位論文 前1條
1 馮凱;AMOLED顯示屏外圍驅(qū)動電路系統(tǒng)的研究與設(shè)計(jì)[D];吉林大學(xué);2004年
【相似文獻(xiàn)】
相關(guān)期刊論文 前10條
1 周兆勇;李鐵才;;微型顯示器驅(qū)動控制電路研究[J];哈爾濱建筑大學(xué)學(xué)報(bào);2003年04期
2 Xilinx Inc.Amit Dhir;FPGA推動無線局域網(wǎng)發(fā)展[J];電子產(chǎn)品世界;2002年22期
3 彭飛,趙繼勇;基于FPGA的全數(shù)字低中頻QPSK調(diào)制解調(diào)器實(shí)現(xiàn)[J];電子設(shè)計(jì)應(yīng)用;2003年09期
4 梁慧;FPGA在機(jī)載雷達(dá)信號處理系統(tǒng)中的應(yīng)用[J];現(xiàn)代雷達(dá);2005年02期
5 謝明,吉書鵬,段哲民;基于高速雙DSP的柔性機(jī)載實(shí)時(shí)圖像跟蹤系統(tǒng)研究[J];國外電子元器件;2005年03期
6 Joel A.Seely;FPGA在軟件無線電中的應(yīng)用[J];今日電子;2005年05期
7 魚明杰;HDTV視頻圖像灰度直方圖統(tǒng)計(jì)算法設(shè)計(jì)[J];電子產(chǎn)品世界;2005年15期
8 蘇紅峰,羅風(fēng)光,羅志祥,曾煉成;光纖通道交換機(jī)線卡中VOQ的設(shè)計(jì)與實(shí)現(xiàn)[J];光通信技術(shù);2005年08期
9 陽恩龍;高鵬;;H.264/AVC解碼中的運(yùn)動補(bǔ)償技術(shù)[J];集成電路應(yīng)用;2005年07期
10 蔣伊琳;;FPGA在雷達(dá)信號跟蹤器中的應(yīng)用[J];信息技術(shù);2006年02期
相關(guān)會議論文 前10條
1 魯艷;雷維嘉;謝顯中;;基于Avalon接口的交織編碼技術(shù)的FPGA實(shí)現(xiàn)[A];2010年通信理論與信號處理學(xué)術(shù)年會論文集[C];2010年
2 許超;肖鐵;施柏鑫;;基于FPGA的電子內(nèi)窺鏡視頻處理系統(tǒng)[A];全國第二屆信號處理與應(yīng)用學(xué)術(shù)會議?痆C];2008年
3 付廣鈺;羅濤;覃建策;;基于802.11p協(xié)議的實(shí)時(shí)圖像通信系統(tǒng)的設(shè)計(jì)與FPGA實(shí)現(xiàn)[A];2011全國無線及移動通信學(xué)術(shù)大會論文集[C];2011年
4 劉旺鋒;王碩;;基于FPGA的水下傳感節(jié)點(diǎn)QPSK調(diào)制解調(diào)模塊設(shè)計(jì)與實(shí)現(xiàn)[A];第二十九屆中國控制會議論文集[C];2010年
5 徐寅暉;曾大治;;基于FPGA的多通道脈沖壓縮程序設(shè)計(jì)[A];全國第五屆信號和智能信息處理與應(yīng)用學(xué)術(shù)會議專刊(第一冊)[C];2011年
6 楊進(jìn);陳曉東;;基于FPGA的參數(shù)化數(shù)字視頻顯示系統(tǒng)[A];第九屆全國光電技術(shù)學(xué)術(shù)交流會論文集(下冊)[C];2010年
7 夏際金;顧宇;方志紅;;采用FPGA設(shè)計(jì)圖像傳輸模塊[A];全國第21屆計(jì)算機(jī)技術(shù)與應(yīng)用學(xué)術(shù)會議(CACIS·2010)暨全國第2屆安全關(guān)鍵技術(shù)與應(yīng)用學(xué)術(shù)會議論文集[C];2010年
8 曹婷婷;李健;劉峰;;導(dǎo)航接收機(jī)抗干擾算法研究及其FPGA實(shí)現(xiàn)[A];第二屆中國衛(wèi)星導(dǎo)航學(xué)術(shù)年會電子文集[C];2011年
9 馮yN;徐璞;王景中;;FPGA技術(shù)在電子助視器中的應(yīng)用[A];2011年全國通信安全學(xué)術(shù)會議論文集[C];2011年
10 劉宗斌;馬原;荊繼武;夏魯寧;;SM3哈希算法的硬件實(shí)現(xiàn)與研究[A];第26次全國計(jì)算機(jī)安全學(xué)術(shù)交流會論文集[C];2011年
相關(guān)重要報(bào)紙文章 前10條
1 杭州國芯科技有限公司副總經(jīng)理兼首席技術(shù)官 黃智杰;FPGA:數(shù)字電視SoC設(shè)計(jì)驗(yàn)證好幫手[N];中國電子報(bào);2009年
2 ;高端LTE基站架構(gòu)DSP與FPGA陣營對決[N];中國電子報(bào);2010年
3 記者 孫文博;FPGA漸成無線基站開發(fā)主導(dǎo)[N];電子資訊時(shí)報(bào);2005年
4 Altera通信業(yè)務(wù)部資深總監(jiān) ArunIyengar;40nmFPGA為3G和LTE提供強(qiáng)力支持[N];中國電子報(bào);2009年
5 ;突破萬兆瓶頸[N];網(wǎng)絡(luò)世界;2003年
6 港灣公司供稿;萬兆也有瓶頸[N];中國計(jì)算機(jī)報(bào);2003年
7 盧建雄;北電網(wǎng)絡(luò)的超遠(yuǎn)程基站[N];人民郵電;2003年
8 北電網(wǎng)絡(luò)(中國)有限公司 盧建雄;北電超遠(yuǎn)程基站在CDMA網(wǎng)絡(luò)中的應(yīng)用[N];通信產(chǎn)業(yè)報(bào);2003年
9 ;“智”的飛躍[N];人民郵電;2003年
10 項(xiàng)小升;NP+ASIC實(shí)現(xiàn)業(yè)務(wù)按需疊加[N];中國計(jì)算機(jī)報(bào);2004年
相關(guān)博士學(xué)位論文 前10條
1 劉建新;脈沖及脈間二相編碼雷達(dá)高度表信號處理方法研究[D];電子科技大學(xué);2004年
2 王騫;基于SOPC的平板顯示技術(shù)中幾個(gè)關(guān)鍵問題的研究[D];中國科學(xué)院研究生院(長春光學(xué)精密機(jī)械與物理研究所);2006年
3 郭元曦;水聲陣列信號處理的并行實(shí)現(xiàn)研究[D];哈爾濱工程大學(xué);2008年
4 王遠(yuǎn)模;星載毫米波雷達(dá)信號處理系統(tǒng)設(shè)計(jì)理論與實(shí)現(xiàn)[D];國防科學(xué)技術(shù)大學(xué);2005年
5 王旭東;基于FPGA的雷達(dá)信號偵察數(shù)字接收機(jī)關(guān)鍵技術(shù)研究[D];南京航空航天大學(xué);2007年
6 王曉東;小波序列圖像壓縮編碼VLSI結(jié)構(gòu)研究[D];天津大學(xué);2005年
7 邱崧;基于LED光源的DLP投影系統(tǒng)的研究[D];華東師范大學(xué);2007年
8 袁瑞佳;LDPC碼的高效編譯碼實(shí)現(xiàn)技術(shù)研究[D];西安電子科技大學(xué);2012年
9 何偉;新型寬帶數(shù)字接收機(jī)[D];電子科技大學(xué);2004年
10 張嶸;寬帶高靈敏度數(shù)字接收機(jī)[D];電子科技大學(xué);2002年
相關(guān)碩士學(xué)位論文 前10條
1 周志娟;相移波束形成的FPGA實(shí)現(xiàn)[D];哈爾濱工程大學(xué);2011年
2 武天真;基于FPGA的ROADM電壓控制模塊研究[D];天津大學(xué);2010年
3 吳曉爽;基于FPGA的數(shù)字鎖相檢測系統(tǒng)[D];天津大學(xué);2010年
4 李強(qiáng);基于FPGA的高速低誤碼率傳輸系統(tǒng)的設(shè)計(jì)與實(shí)現(xiàn)[D];國防科學(xué)技術(shù)大學(xué);2011年
5 韓學(xué)敬;基于FPGA的JPEG視頻編解碼芯片數(shù)據(jù)采集及預(yù)處理接口設(shè)計(jì)[D];山東大學(xué);2011年
6 陳海贊;基于FPGA的標(biāo)清數(shù)字電視音頻層疊加嵌系統(tǒng)的研究與設(shè)計(jì)[D];中南大學(xué);2011年
7 馬彪;T-MMB接收機(jī)解調(diào)算法的FPGA實(shí)現(xiàn)[D];天津大學(xué);2010年
8 王兵兵;基于EZ-USB FX2和FPGA的數(shù)據(jù)傳輸系統(tǒng)研究[D];西安電子科技大學(xué);2010年
9 張建光;基于FPGA的低密度奇偶校驗(yàn)碼的研究[D];河北工業(yè)大學(xué);2010年
10 王文權(quán);基于一階矩的DFT的FPGA實(shí)現(xiàn)[D];華中科技大學(xué);2011年
,本文編號:1695688
本文鏈接:http://www.sikaile.net/kejilunwen/wltx/1695688.html