寬帶接入網(wǎng)絡(luò)芯片測試平臺的設(shè)計與實現(xiàn)
本文關(guān)鍵詞:寬帶接入網(wǎng)絡(luò)芯片測試平臺的設(shè)計與實現(xiàn)
更多相關(guān)文章: 網(wǎng)絡(luò)芯片 測試平臺 驅(qū)動開發(fā) 總線測試
【摘要】:隨著通信技術(shù)的飛速發(fā)展,接入網(wǎng)成為網(wǎng)絡(luò)應(yīng)用和建設(shè)的熱點。為了滿足用戶寬帶業(yè)務(wù)的發(fā)展需要,接入網(wǎng)寬帶化必然是網(wǎng)絡(luò)的發(fā)展趨勢。因此,各種性能的網(wǎng)絡(luò)芯片應(yīng)運而生。同時隨著半導體工藝技術(shù)的進步,寬帶接入網(wǎng)絡(luò)芯片的復雜度和集成度相應(yīng)提高,而測試是芯片研發(fā)過程中最繁雜且耗時的流程之一。因此,寬帶接入網(wǎng)絡(luò)芯片測試平臺的研究和開發(fā)成為目前研究的熱點。本文介紹了寬帶接入網(wǎng)絡(luò)芯片測試平臺的軟硬件架構(gòu),分別研究和開發(fā)了套接字通信驅(qū)動、解析器驅(qū)動、FPGA加載驅(qū)動和IIC總線驅(qū)動。在測試平臺上創(chuàng)新性地使用C/S框架,實現(xiàn)命令和文件的互傳,通過解析器將命令解析,驅(qū)動單板進行測試,并將測試結(jié)果上傳給PC。針對FPGA加載速度慢的難題,平臺建立了一種FPGA的新型被動串行加載方案,使FPGA的加載速率提高10倍以上,從而提高了FPGA的加載效率,進而縮短了測試平臺的測試周期。平臺支持各種網(wǎng)絡(luò)芯片的IIC和MDIO接口主從測試,提高了芯片IIC和MDIO總線接口測試覆蓋率,并且可以有效地驗證網(wǎng)絡(luò)芯片的缺陷,加快網(wǎng)絡(luò)芯片的研發(fā)效率。測試平臺設(shè)計上采用芯片處理器和FPGA可編程邏輯器件的主架構(gòu),方便未來根據(jù)需求進行擴展功能。通過測試結(jié)果表明,平臺圓滿完成設(shè)計需要,實現(xiàn)了工具設(shè)備標準化、測試環(huán)境平臺化、測試用例基線化和用例執(zhí)行自動化,具備良好的實用價值。同時,寬帶接入網(wǎng)絡(luò)芯片測試平臺的搭建對其他相關(guān)領(lǐng)域芯片測試具有良好的參考價值。
【學位授予單位】:哈爾濱工業(yè)大學
【學位級別】:碩士
【學位授予年份】:2015
【分類號】:TN915.6;TN407
【參考文獻】
中國期刊全文數(shù)據(jù)庫 前10條
1 陳懷民;王哲;程鵬飛;邵朋院;;VxWorks下設(shè)備驅(qū)動程序開發(fā)技術(shù)研究[J];現(xiàn)代電子技術(shù);2015年10期
2 龍林;程武山;岳敏;阮慶洲;;接近開關(guān)操作頻率智能測試平臺的研究與實現(xiàn)[J];實驗室研究與探索;2014年03期
3 康嘉;程鵬;楊坤;吳斌;;FPGA自動加載系統(tǒng)設(shè)計實現(xiàn)[J];現(xiàn)代電子技術(shù);2013年24期
4 陸禮紅;尹煥亭;;基于CPLD技術(shù)的FPGA快速加載方案研究[J];電子技術(shù)與軟件工程;2013年22期
5 孫曉夢;王志斌;;基于TCP的多線程Socket通信實例[J];遼東學院學報(自然科學版);2013年03期
6 李春雨;張麗霞;;利用CPLD提高FPGA加載速度[J];電子器件;2013年04期
7 肖磊;;VxWorks下基于socket的網(wǎng)絡(luò)通信設(shè)計[J];計算機與網(wǎng)絡(luò);2013年12期
8 張友兵;張波;;基于Tcl語言的CTCS-2級車載ATP自動測試平臺的研究與實現(xiàn)[J];蘭州交通大學學報;2013年03期
9 鄭冬冬;;加速摩爾定律 臺積電計劃2015年完成10 nm制成技術(shù)[J];半導體信息;2013年03期
10 陳剛;趙雪;;基于WEB結(jié)構(gòu)自動化的嵌入式測試平臺設(shè)計[J];智能計算機與應(yīng)用;2013年03期
,本文編號:1296753
本文鏈接:http://www.sikaile.net/kejilunwen/wltx/1296753.html