目標(biāo)跟蹤系統(tǒng)在FPGA上的實(shí)時(shí)實(shí)現(xiàn)研究
發(fā)布時(shí)間:2021-02-07 06:46
目標(biāo)跟蹤是一項(xiàng)十分具有價(jià)值的技術(shù),其擁有隱蔽性、反電子干擾等優(yōu)勢(shì)。由于目標(biāo)跟蹤必須匹配高效的實(shí)時(shí)處理技術(shù),存在一定的技術(shù)難度。本文使用以減背景為基礎(chǔ)的計(jì)算法則,利用FPGA并行結(jié)構(gòu)來(lái)實(shí)現(xiàn)目標(biāo)跟蹤系統(tǒng)的處理,同時(shí)采用復(fù)合目標(biāo)區(qū)域的搜索技術(shù),來(lái)提高系統(tǒng)處在多變環(huán)境中的運(yùn)行效率。
【文章來(lái)源】:中國(guó)新通信. 2019,21(14)
【文章頁(yè)數(shù)】:1 頁(yè)
【文章目錄】:
一、跟蹤算法
1.1對(duì)視頻幀的預(yù)先處理
1.2重點(diǎn)搜索與檢測(cè)
1.3目標(biāo)跟蹤和顯示
二、硬件架構(gòu)的實(shí)現(xiàn)
2.1目標(biāo)地圖搜索并行處理
2.2復(fù)合式搜索
2.3邊界整合器
三、實(shí)驗(yàn)成果
四、結(jié)語(yǔ)
【參考文獻(xiàn)】:
期刊論文
[1]目標(biāo)跟蹤系統(tǒng)在FPGA上的實(shí)時(shí)實(shí)現(xiàn)[J]. 劉速,孫偉峰,王洪君. 西安電子科技大學(xué)學(xué)報(bào). 2012(05)
[2]基于DSP/FPGA的嵌入式實(shí)時(shí)目標(biāo)跟蹤系統(tǒng)[J]. 田茜,何鑫. 計(jì)算機(jī)工程. 2005(15)
本文編號(hào):3021847
【文章來(lái)源】:中國(guó)新通信. 2019,21(14)
【文章頁(yè)數(shù)】:1 頁(yè)
【文章目錄】:
一、跟蹤算法
1.1對(duì)視頻幀的預(yù)先處理
1.2重點(diǎn)搜索與檢測(cè)
1.3目標(biāo)跟蹤和顯示
二、硬件架構(gòu)的實(shí)現(xiàn)
2.1目標(biāo)地圖搜索并行處理
2.2復(fù)合式搜索
2.3邊界整合器
三、實(shí)驗(yàn)成果
四、結(jié)語(yǔ)
【參考文獻(xiàn)】:
期刊論文
[1]目標(biāo)跟蹤系統(tǒng)在FPGA上的實(shí)時(shí)實(shí)現(xiàn)[J]. 劉速,孫偉峰,王洪君. 西安電子科技大學(xué)學(xué)報(bào). 2012(05)
[2]基于DSP/FPGA的嵌入式實(shí)時(shí)目標(biāo)跟蹤系統(tǒng)[J]. 田茜,何鑫. 計(jì)算機(jī)工程. 2005(15)
本文編號(hào):3021847
本文鏈接:http://www.sikaile.net/kejilunwen/sousuoyinqinglunwen/3021847.html
最近更新
教材專著