天堂国产午夜亚洲专区-少妇人妻综合久久蜜臀-国产成人户外露出视频在线-国产91传媒一区二区三区

當(dāng)前位置:主頁 > 科技論文 > 軟件論文 >

陣列打印機(jī)高速數(shù)據(jù)處理系統(tǒng)的設(shè)計(jì)與實(shí)現(xiàn)

發(fā)布時(shí)間:2024-11-02 03:40
  陣列打印機(jī)高速數(shù)據(jù)處理是研究陣列打印機(jī)的核心技術(shù),也是提高陣列打印機(jī)打印速率的關(guān)鍵。近年來,國(guó)家對(duì)陣列打印機(jī)技術(shù)的重視使陣列打印機(jī)高速數(shù)據(jù)處理有了很大發(fā)展,而陣列打印機(jī)由于其打印時(shí)的高效性和用途的廣泛性也備受關(guān)注。因此,陣列打印機(jī)高速數(shù)據(jù)處理系統(tǒng)作為其核心數(shù)據(jù)處理系統(tǒng)有很大的發(fā)展前景。本文依據(jù)某重點(diǎn)研發(fā)計(jì)劃項(xiàng)目“高效寬幅壓電式微滴噴射陣列打印頭”的需求,重點(diǎn)對(duì)陣列打印頭驗(yàn)證系統(tǒng)中的高速數(shù)據(jù)處理系統(tǒng)的相關(guān)技術(shù)進(jìn)行研究,設(shè)計(jì)實(shí)現(xiàn)滿足課題要求的陣列打印機(jī)高速數(shù)據(jù)處理系統(tǒng)。本文研究分析了陣列打印機(jī)所需要的技術(shù)指標(biāo),對(duì)比了當(dāng)前成熟的數(shù)據(jù)傳輸方式,針對(duì)陣列打印頭由多個(gè)單元打印頭拼接而成這一技術(shù)特點(diǎn),提出了基于千兆以太網(wǎng)的陣列打印機(jī)高速數(shù)據(jù)處理系統(tǒng)總體方案。該方案利用千兆以太網(wǎng)數(shù)據(jù)傳輸方式實(shí)現(xiàn)系統(tǒng)中數(shù)據(jù)的高速傳輸,所有單元打印控制模塊使用交換機(jī)作為數(shù)據(jù)分發(fā)接口,提高了陣列打印機(jī)打印頭拼接寬度擴(kuò)展的靈活性以及打印控制系統(tǒng)的可維護(hù)性。單元打印控制模塊作為總體方案中數(shù)據(jù)處理的核心,主要負(fù)責(zé)接收通過千兆以太網(wǎng)下發(fā)的打印數(shù)據(jù)及控制命令,并對(duì)其進(jìn)行解析和處理,將欲打印的數(shù)據(jù)處理成滿足單元打印頭要求的數(shù)據(jù)格式,并依...

【文章頁數(shù)】:87 頁

【學(xué)位級(jí)別】:碩士

【部分圖文】:

陣列打印機(jī)高速數(shù)據(jù)處理系統(tǒng)的設(shè)計(jì)與實(shí)現(xiàn)



控制模塊之間進(jìn)行數(shù)據(jù)傳輸時(shí),USB方式和以太網(wǎng)方式已在上文中作了介紹。而LVDS差分傳輸方式是使用低擺幅的差分信號(hào)傳輸技術(shù),主要區(qū)別于傳統(tǒng)傳輸方式信號(hào)線和地址線一對(duì)一的做法,其同時(shí)使用兩根信號(hào)線,圖2.3為差分傳輸方式結(jié)構(gòu)圖。在傳輸過程中,兩根信號(hào)線上的信號(hào)振幅相同,但相位相....


陣列打印機(jī)高速數(shù)據(jù)處理系統(tǒng)的設(shè)計(jì)與實(shí)現(xiàn)



第三章單元打印控制電路設(shè)計(jì)17圖3.2硬件電路的詳細(xì)設(shè)計(jì)方案3.2FPGA選型及核心模塊在單元打印控制模塊設(shè)計(jì)時(shí),選用FPGA芯片作為單元打印控制處理器,此芯片主要包括可配置邏輯模塊、輸入輸出模塊和內(nèi)部連線三部分。為實(shí)現(xiàn)用戶設(shè)計(jì)的邏輯功能,用戶可以重新配置FPGA....


陣列打印機(jī)高速數(shù)據(jù)處理系統(tǒng)的設(shè)計(jì)與實(shí)現(xiàn)



第三章單元打印控制電路設(shè)計(jì)19圖3.4電源設(shè)計(jì)示意圖電源模塊主要為單元打印模塊的各部分供電。由于各模塊工作所需要的電源電平不盡相同,而電路板系統(tǒng)輸入電源為5V的電源,因此利用圖3.4的電源模塊為單元打印各模塊提供所需要的電源。在設(shè)計(jì)中,F(xiàn)PGA芯片的4個(gè)Ban....


陣列打印機(jī)高速數(shù)據(jù)處理系統(tǒng)的設(shè)計(jì)與實(shí)現(xiàn)



20的電阻時(shí),得到1.2V的電源。如圖3.5為電源模塊的設(shè)計(jì)原理圖。圖3.5電源設(shè)計(jì)的原理圖對(duì)于FPGABank2上的IO電壓,由連接到Bank2電源引腳上的兩個(gè)0歐姆電阻(R158,R159)來控制。在單元打印控制電路的設(shè)計(jì)中,當(dāng)安裝R158而未....



本文編號(hào):4008970

資料下載
論文發(fā)表

本文鏈接:http://www.sikaile.net/kejilunwen/ruanjiangongchenglunwen/4008970.html


Copyright(c)文論論文網(wǎng)All Rights Reserved | 網(wǎng)站地圖 |

版權(quán)申明:資料由用戶ffc86***提供,本站僅收錄摘要或目錄,作者需要?jiǎng)h除請(qǐng)E-mail郵箱bigeng88@qq.com