陣列打印機(jī)高速數(shù)據(jù)處理系統(tǒng)的設(shè)計(jì)與實(shí)現(xiàn)
【文章頁數(shù)】:87 頁
【學(xué)位級(jí)別】:碩士
【部分圖文】:
控制模塊之間進(jìn)行數(shù)據(jù)傳輸時(shí),USB方式和以太網(wǎng)方式已在上文中作了介紹。而LVDS差分傳輸方式是使用低擺幅的差分信號(hào)傳輸技術(shù),主要區(qū)別于傳統(tǒng)傳輸方式信號(hào)線和地址線一對(duì)一的做法,其同時(shí)使用兩根信號(hào)線,圖2.3為差分傳輸方式結(jié)構(gòu)圖。在傳輸過程中,兩根信號(hào)線上的信號(hào)振幅相同,但相位相....
第三章單元打印控制電路設(shè)計(jì)17圖3.2硬件電路的詳細(xì)設(shè)計(jì)方案3.2FPGA選型及核心模塊在單元打印控制模塊設(shè)計(jì)時(shí),選用FPGA芯片作為單元打印控制處理器,此芯片主要包括可配置邏輯模塊、輸入輸出模塊和內(nèi)部連線三部分。為實(shí)現(xiàn)用戶設(shè)計(jì)的邏輯功能,用戶可以重新配置FPGA....
第三章單元打印控制電路設(shè)計(jì)19圖3.4電源設(shè)計(jì)示意圖電源模塊主要為單元打印模塊的各部分供電。由于各模塊工作所需要的電源電平不盡相同,而電路板系統(tǒng)輸入電源為5V的電源,因此利用圖3.4的電源模塊為單元打印各模塊提供所需要的電源。在設(shè)計(jì)中,F(xiàn)PGA芯片的4個(gè)Ban....
20的電阻時(shí),得到1.2V的電源。如圖3.5為電源模塊的設(shè)計(jì)原理圖。圖3.5電源設(shè)計(jì)的原理圖對(duì)于FPGABank2上的IO電壓,由連接到Bank2電源引腳上的兩個(gè)0歐姆電阻(R158,R159)來控制。在單元打印控制電路的設(shè)計(jì)中,當(dāng)安裝R158而未....
本文編號(hào):4008970
本文鏈接:http://www.sikaile.net/kejilunwen/ruanjiangongchenglunwen/4008970.html