PCI-AHB橋接模塊設(shè)計與驗證
【文章頁數(shù)】:64 頁
【學(xué)位級別】:碩士
【部分圖文】:
;圖2.2PCI總線讀操作時序圖;
圖2.2PCI總線讀操作時序圖圖2.2是PCI總線讀操作時序的一個例子,從中可以看出,一旦FRAME#信號有效,地址相位便開始,并在時鐘2的上升沿處穩(wěn)定有效。在地址相位內(nèi),AD[31:0]上包含地址信息,C/BE#[3:0]上包含總線命令信息。數(shù)據(jù)相位從時鐘....
圖2.2PCI總線讀操作時序圖
圖2.2PCI總線讀操作時序圖圖2.2是PCI總線讀操作時序的一個例子,從中可以看出,一旦FRAME#信號有效,地址相位便開始,并在時鐘2的上升沿處穩(wěn)定有效。在地址相位內(nèi),AD[31:0]上包含地址信息,C/BE#[3:0]上包含總線命令信息。數(shù)據(jù)相位從時鐘....
圖2.3PCI總線寫操作時序從圖中AD和C/BE#的波形可看出,主設(shè)備發(fā)送數(shù)據(jù)可以延遲,但字節(jié)允許
PCI-AHB橋接模塊設(shè)計與驗證(2)PCI總線上的寫操作圖2.3所示是PCI總線寫操作時序的一個例子。從中可以看出,總線上的寫作與讀操作相類似,也是FRAME#的有效表示寫操作周期中地址相位的開始,地址相位后不需要交換周期,因為數(shù)據(jù)和地址都是由同一主設(shè)備提供的。在....
圖2.5AHB總線主機接口框圖
PCI-AHB橋接模塊設(shè)計與驗證.3.1AHB總線信號、AHB主機在AMBA系統(tǒng)中AHB總線主機有最復(fù)雜的總線接口。AHB主機主要作為操作的發(fā)起者,其接口信號定義如圖2.5所示。
本文編號:3904227
本文鏈接:http://www.sikaile.net/kejilunwen/jisuanjikexuelunwen/3904227.html