基于PCI6540的通用PCI-X擴(kuò)展平臺(tái)設(shè)計(jì)
發(fā)布時(shí)間:2023-10-17 18:08
針對(duì)目前IC測(cè)試系統(tǒng)中對(duì)PCI接口外設(shè)的動(dòng)態(tài)可擴(kuò)展應(yīng)用需求,提出了一種基于橋芯片PCI6540透明橋模式的通用PCI-X/PCI總線擴(kuò)展方案。采用可編程邏輯器件CPLD及Verilog硬件編程語(yǔ)言實(shí)現(xiàn)模式控制及傳輸狀態(tài)監(jiān)控功能,并根據(jù)PCI總線規(guī)范設(shè)計(jì)了通用擴(kuò)展平臺(tái)板卡。通過(guò)對(duì)擴(kuò)展板的系統(tǒng)集成及應(yīng)用,測(cè)試驗(yàn)證PCI-X總線擴(kuò)展平臺(tái),測(cè)試結(jié)果表明該擴(kuò)展板功能完備、性能可靠穩(wěn)定,現(xiàn)已應(yīng)用于國(guó)產(chǎn)化芯片測(cè)試系統(tǒng)。
【文章頁(yè)數(shù)】:6 頁(yè)
【文章目錄】:
1 PCI總線要點(diǎn)概述
1.1 PCI總線架構(gòu)
1.2 PCI橋概述
2 PCI-X擴(kuò)展板系統(tǒng)設(shè)計(jì)
2.1 PCI6540特性概述
2.2 系統(tǒng)方案設(shè)計(jì)
3 擴(kuò)展板硬件設(shè)計(jì)
3.1 PCI-X信號(hào)及接口設(shè)計(jì)
3.2 中斷電路設(shè)計(jì)
3.3 時(shí)鐘電路設(shè)計(jì)
3.4 配置電路設(shè)計(jì)
4 硬件編程及橋配置
4.1 硬件程序方案設(shè)計(jì)
4.2 時(shí)鐘配置模塊設(shè)計(jì)
4.3 其他模塊設(shè)計(jì)
4.4 PCI橋配置
5 測(cè)試與分析
6 結(jié)束語(yǔ)
本文編號(hào):3854749
【文章頁(yè)數(shù)】:6 頁(yè)
【文章目錄】:
1 PCI總線要點(diǎn)概述
1.1 PCI總線架構(gòu)
1.2 PCI橋概述
2 PCI-X擴(kuò)展板系統(tǒng)設(shè)計(jì)
2.1 PCI6540特性概述
2.2 系統(tǒng)方案設(shè)計(jì)
3 擴(kuò)展板硬件設(shè)計(jì)
3.1 PCI-X信號(hào)及接口設(shè)計(jì)
3.2 中斷電路設(shè)計(jì)
3.3 時(shí)鐘電路設(shè)計(jì)
3.4 配置電路設(shè)計(jì)
4 硬件編程及橋配置
4.1 硬件程序方案設(shè)計(jì)
4.2 時(shí)鐘配置模塊設(shè)計(jì)
4.3 其他模塊設(shè)計(jì)
4.4 PCI橋配置
5 測(cè)試與分析
6 結(jié)束語(yǔ)
本文編號(hào):3854749
本文鏈接:http://www.sikaile.net/kejilunwen/jisuanjikexuelunwen/3854749.html
最近更新
教材專著