一種基于FPGA的多路HD-SDI測(cè)試系統(tǒng)
發(fā)布時(shí)間:2022-01-10 15:45
針對(duì)目前工業(yè)現(xiàn)場(chǎng)HD-SDI測(cè)試環(huán)境搭建復(fù)雜、成本高、SDI傳輸特性測(cè)量難度大的特點(diǎn)和需求,設(shè)計(jì)和開(kāi)發(fā)了一種基于FPGA的多路HD-SDI測(cè)試系統(tǒng)。首先通過(guò)FPGA讀取存儲(chǔ)在SD卡中的圖像數(shù)據(jù),然后將讀取的數(shù)據(jù)緩存在DDR3中,最后通過(guò)FPGA解析和處理后發(fā)送給外部的SDI串化器和SDI線纜驅(qū)動(dòng)器,完成多路HD-SDI標(biāo)準(zhǔn)圖像的輸出。實(shí)驗(yàn)結(jié)果表明,該測(cè)試系統(tǒng)滿足HD-SDI傳輸協(xié)議的標(biāo)準(zhǔn)和要求,可用于模擬不同場(chǎng)景下的測(cè)試環(huán)境和標(biāo)定現(xiàn)場(chǎng),并且還具有操作簡(jiǎn)單、適用性廣的優(yōu)點(diǎn)。
【文章來(lái)源】:電子技術(shù)應(yīng)用. 2020,46(08)
【文章頁(yè)數(shù)】:5 頁(yè)
【部分圖文】:
EAV的第四個(gè)字節(jié)格式
圖2 EAV的第四個(gè)字節(jié)格式該CRC方程式所計(jì)算的數(shù)據(jù)量是指從該行的第一個(gè)有效視頻字節(jié)到下一行LN的第二個(gè)字節(jié)。并且,SAV和水平消隱區(qū)不包含在CRC計(jì)算式的范圍之中。
0 多路HD-SDI測(cè)試結(jié)果
【參考文獻(xiàn)】:
期刊論文
[1]FPGA的SD/HD/3G-SDI的圖像環(huán)路測(cè)試裝置設(shè)計(jì)[J]. 孫偲晟. 單片機(jī)與嵌入式系統(tǒng)應(yīng)用. 2019(11)
[2]HD-SDI視頻嵌入式圖像采集系統(tǒng)設(shè)計(jì)[J]. 徐大鵬,孫海江. 計(jì)算機(jī)測(cè)量與控制. 2015(09)
本文編號(hào):3580962
【文章來(lái)源】:電子技術(shù)應(yīng)用. 2020,46(08)
【文章頁(yè)數(shù)】:5 頁(yè)
【部分圖文】:
EAV的第四個(gè)字節(jié)格式
圖2 EAV的第四個(gè)字節(jié)格式該CRC方程式所計(jì)算的數(shù)據(jù)量是指從該行的第一個(gè)有效視頻字節(jié)到下一行LN的第二個(gè)字節(jié)。并且,SAV和水平消隱區(qū)不包含在CRC計(jì)算式的范圍之中。
0 多路HD-SDI測(cè)試結(jié)果
【參考文獻(xiàn)】:
期刊論文
[1]FPGA的SD/HD/3G-SDI的圖像環(huán)路測(cè)試裝置設(shè)計(jì)[J]. 孫偲晟. 單片機(jī)與嵌入式系統(tǒng)應(yīng)用. 2019(11)
[2]HD-SDI視頻嵌入式圖像采集系統(tǒng)設(shè)計(jì)[J]. 徐大鵬,孫海江. 計(jì)算機(jī)測(cè)量與控制. 2015(09)
本文編號(hào):3580962
本文鏈接:http://www.sikaile.net/kejilunwen/jisuanjikexuelunwen/3580962.html
最近更新
教材專著