天堂国产午夜亚洲专区-少妇人妻综合久久蜜臀-国产成人户外露出视频在线-国产91传媒一区二区三区

某電子偵察系統(tǒng)中的數(shù)字信號(hào)處理模塊硬件設(shè)計(jì)

發(fā)布時(shí)間:2021-10-08 15:27
  電子偵察系統(tǒng)指對(duì)敵方的無(wú)線電信號(hào)進(jìn)行搜索、識(shí)別、定位和分析,以確定這些設(shè)備的技術(shù)參數(shù),進(jìn)而獲取敵方情報(bào)的系統(tǒng)。數(shù)字信號(hào)處理技術(shù)是電子偵察系統(tǒng)的靈魂,直接決定偵察速度、靈敏度、范圍等各種技術(shù)指標(biāo)。隨著DSP技術(shù)和軟件無(wú)線電技術(shù)的發(fā)展,電子偵察系統(tǒng)正朝著全數(shù)字化方向發(fā)展。信號(hào)處理模塊是電子偵察系統(tǒng)的計(jì)算中心,主要由硬件和軟件兩部分組成。軟件包括算法和實(shí)現(xiàn)算法的程序。硬件包括處理芯片、外圍芯片、接插件和PCB等。硬件設(shè)計(jì)包括芯片選型、硬件原理設(shè)計(jì)、PCB設(shè)計(jì)等過(guò)程。在很大程度上,硬件設(shè)計(jì)決定了設(shè)備的功能、性能、可靠性、可生產(chǎn)性、可維護(hù)性、電磁兼容能力等,需要遵守嚴(yán)格的規(guī)范和流程,這是工程設(shè)計(jì)和學(xué)術(shù)研究的一個(gè)顯著區(qū)別。本論文主要介紹了某電子偵察系統(tǒng)中的信號(hào)處理模塊的芯片選型、硬件設(shè)計(jì)、PCB設(shè)計(jì)過(guò)程,一方面介紹了信號(hào)處理模塊的原理,另一方面重點(diǎn)突出了硬件設(shè)計(jì)和PCB設(shè)計(jì)的流程、重要規(guī)范和注意事項(xiàng)。在此基礎(chǔ)上,還簡(jiǎn)要地介紹底層軟件設(shè)計(jì)和邏輯設(shè)計(jì)的原理和流程。信號(hào)處理模塊采用‘’DSP+FPGA"的構(gòu)架,分別采用TS201S, Virtex4兩種芯片。DSP芯片是數(shù)字信號(hào)處理的核心,主要處理算法通... 

【文章來(lái)源】:電子科技大學(xué)四川省 211工程院校 985工程院校 教育部直屬院校

【文章頁(yè)數(shù)】:83 頁(yè)

【學(xué)位級(jí)別】:碩士

【部分圖文】:

某電子偵察系統(tǒng)中的數(shù)字信號(hào)處理模塊硬件設(shè)計(jì)


ADSP-TS201S結(jié)構(gòu)圖

地址空間


︸…一︸︸︸﹁﹁一一︸一一一一一︸一︸︸︸一月卯傭王川書擠乃加巧從e用。盡胡印圖2一 4AnSP一Ts20ls地址空間分布地址空間由以下幾部分組成:外部存儲(chǔ)器bank空間,用于訪問(wèn)片外存儲(chǔ)器,包括SDRAM,bank0(MS0),bankl(MSI),和主機(jī)(MSH)。外部多處理器空間。內(nèi)部地址空間。4SOC接口。ADSP一TS加1由1組SOC總線連接外部接口(外部端口,DMA,鏈路端口)到內(nèi)部存儲(chǔ)器系統(tǒng)。該總線含有128位數(shù)據(jù),犯位地址,工作頻率(SOCCLK)為處理器核心時(shí)鐘頻率(CCLK)的一半。5時(shí)鐘。ADSP一TS201含有2個(gè)通用64位時(shí)鐘

連接圖,連接圖


KKKKK...NNNNN }}}}}}}}}}}}}}}}}…黝翼翼 翼 翼 翼 翼 翼 翼圖2一 5SDRAM和ADSP一TS201的連接圖10鏈路端口ADSP一TS201有4個(gè)全雙工的鏈路端口。主要用于系統(tǒng)中TigerSHARC處理器之間點(diǎn)到點(diǎn)通信。鏈路端口使用LVDS電路。數(shù)據(jù)在時(shí)鐘的上升沿和下降沿驅(qū)動(dòng)和鎖存。所有的鏈路端口都可以用于啟動(dòng)。每個(gè)鏈路端口都與兩個(gè)DMA通道相連。一個(gè)通道用于發(fā)送數(shù)據(jù),另一個(gè)通道用于接收數(shù)據(jù)。這兩個(gè)DMA通道能夠連接內(nèi)部存儲(chǔ)器,外部存儲(chǔ)器或者其它的鏈路端口緩沖器。llJ認(rèn)G(JoiniTestAetionGro即)接口TigersHARC處理器支持IEEE標(biāo)準(zhǔn) 1149.1測(cè)試訪問(wèn)接口。具有以下引腳:TRST,測(cè)試復(fù)位,TCK測(cè)試時(shí)鐘,TDI測(cè)試數(shù)據(jù)輸入,TDO測(cè)試數(shù)據(jù)輸出,TMS測(cè)試模式選擇,EMU仿真。 2.3.2FPGA現(xiàn)場(chǎng)可編程邏輯門陣列(FieldProgr~ableGateArray)是20世紀(jì)80年代中期出現(xiàn)的一種新型可編程邏輯器件。它既繼承了門陣列邏輯器件密度高和通用性強(qiáng)的優(yōu)點(diǎn)

【參考文獻(xiàn)】:
期刊論文
[1]基于ADSP-TS201的嵌入式圖像處理平臺(tái)[J]. 酒樂(lè),胡雅萍,管吉興,張士強(qiáng).  無(wú)線電工程. 2007(09)
[2]采用ADSP-TS201處理器的通信偵察系統(tǒng)的設(shè)計(jì)[J]. 董健,魏平.  實(shí)驗(yàn)科學(xué)與技術(shù). 2007(03)
[3]基于ADSP-TS201S的數(shù)字信號(hào)處理器設(shè)計(jì)[J]. 楊希讓.  火控雷達(dá)技術(shù). 2007(02)
[4]多ADSP-TS201紅外弱小目標(biāo)實(shí)時(shí)檢測(cè)跟蹤系統(tǒng)的硬件設(shè)計(jì)[J]. 王廣平,許廷發(fā),倪國(guó)強(qiáng),高昆.  光學(xué)精密工程. 2007(06)
[5]ADSP-TS201的系統(tǒng)設(shè)計(jì)及外部總線接口技術(shù)[J]. 王菲,汪學(xué)剛.  現(xiàn)代電子技術(shù). 2007(11)
[6]基于FPGA和TS201鏈路口的多通道數(shù)據(jù)采集系統(tǒng)設(shè)計(jì)[J]. 孫進(jìn)卿,蘇濤.  現(xiàn)代電子技術(shù). 2007(04)
[7]通信偵察接收機(jī)的數(shù)字信號(hào)處理技術(shù)[J]. 山娟苗.  計(jì)算機(jī)與網(wǎng)絡(luò). 2006(09)
[8]基于ADSP-TS201S的DBF處理器的設(shè)計(jì)與實(shí)現(xiàn)[J]. 盛衛(wèi)星,崔君軍,管蓓.  現(xiàn)代雷達(dá). 2005(08)
[9]ADSP-TS201S芯片的功能和應(yīng)用[J]. 龐娜,劉書明,徐平江.  國(guó)外電子元器件. 2005(01)
[10]ADSP-TS201在TD-SCDMA基站中的應(yīng)用[J]. 盧勤博,楊萬(wàn)海,馮維婷.  現(xiàn)代電子技術(shù). 2004(23)



本文編號(hào):3424440

資料下載
論文發(fā)表

本文鏈接:http://www.sikaile.net/kejilunwen/jisuanjikexuelunwen/3424440.html


Copyright(c)文論論文網(wǎng)All Rights Reserved | 網(wǎng)站地圖 |

版權(quán)申明:資料由用戶e9a4b***提供,本站僅收錄摘要或目錄,作者需要?jiǎng)h除請(qǐng)E-mail郵箱bigeng88@qq.com