用于小型化ATE的集成儀器資源模塊研制
【文章頁數(shù)】:69 頁
【學(xué)位級(jí)別】:碩士
【部分圖文】:
圖2-1主控芯片資源框圖
圖2-1主控芯片資源框圖結(jié)合圖2-1主控芯片資源框圖,可以看出PS和PL內(nèi)部資源,根據(jù)手冊(cè)總結(jié)主要資源以及相關(guān)資源主要特性。2.3.2.1PS資源PS部分主要內(nèi)部資源如下:1)基于ARM的雙核CortexTM-A9處理器a)ARM-v7架構(gòu),主頻高....
圖2-2讀模型框圖
2)AXI4-Lite:面向低吞吐量、簡單地址映射性通信,支持單個(gè)數(shù)據(jù)傳輸3)AXI4-Stream:面向高速數(shù)據(jù)流傳輸,不需要地址項(xiàng),數(shù)據(jù)突發(fā)傳輸規(guī)提升至無限,適用于不需要地址的高速數(shù)據(jù)傳輸場合,如視頻信號(hào)傳輸、AD數(shù)據(jù)傳輸?shù)取?)AXI傳輸原理AXI協(xié)議是一種高速穩(wěn)定....
圖2-3寫模型框圖
圖2-3寫模型框圖圖2-3可看出寫模型中,主設(shè)備發(fā)送寫地址被占用的信號(hào),從設(shè)備接將主設(shè)備之前準(zhǔn)備好的數(shù)據(jù)寫入從設(shè)備,而后從設(shè)備從寫響應(yīng)通道回到信號(hào),最終實(shí)現(xiàn)主設(shè)備數(shù)據(jù)寫入從設(shè)備的操作。體設(shè)計(jì)更好地對(duì)研究內(nèi)容進(jìn)行宏觀把控,需要設(shè)計(jì)制定完善的的總體方案,從設(shè)計(jì)要求和性能指標(biāo)為....
圖3-7AD7606轉(zhuǎn)換時(shí)序圖
哈爾濱工業(yè)大學(xué)工學(xué)碩士學(xué)位論文的數(shù)字電源;PAR/SER/BYTE_SEL引腳接高電平,設(shè)定為串行輸0-7為8路模擬輸入信號(hào),也是8通道前端調(diào)理電路輸出。片選信號(hào)始信號(hào)CONVSTA和CNOVSTB、數(shù)據(jù)讀取信號(hào)RD/SCLK、復(fù)位接在PL的輸出引腳控....
本文編號(hào):3899256
本文鏈接:http://www.sikaile.net/kejilunwen/jingguansheji/3899256.html