半實(shí)物干擾效果評(píng)估系統(tǒng)的實(shí)現(xiàn)研究
【學(xué)位授予單位】:北京理工大學(xué)
【學(xué)位級(jí)別】:碩士
【學(xué)位授予年份】:2015
【分類號(hào)】:TN974
【圖文】:
圖 2.1 脈沖雷達(dá)原理框圖的發(fā)射機(jī)和接收機(jī)使用同一個(gè)天線,通過(guò)沖信號(hào),通過(guò)天線向空間發(fā)射;接收機(jī)檢處理;處理器按照設(shè)計(jì)的程序分析回波信端;操作員在顯示終端上獲得偵察結(jié)果,的雷達(dá)工作原理也不同,文章[6][8]中有
雷達(dá)干擾示意圖
干擾信號(hào)作用過(guò)程示意圖
【參考文獻(xiàn)】
相關(guān)期刊論文 前10條
1 劉朝暉,韓月秋;用FPGA實(shí)現(xiàn)FFT的研究[J];北京理工大學(xué)學(xué)報(bào);1999年02期
2 紀(jì)斌;;Xilinx FPGA上電時(shí)序分析與設(shè)計(jì)[J];電訊技術(shù);2012年04期
3 呂幼新,鄭立崗,王麗華;基于多相濾波的寬帶數(shù)字化接收機(jī)技術(shù)[J];電子科技大學(xué)學(xué)報(bào);2003年02期
4 黃靜月;田克純;常博學(xué);;一種基于FPGA的高效數(shù)字上變頻的設(shè)計(jì)與實(shí)現(xiàn)[J];電聲技術(shù);2011年09期
5 封彥彪;劉興春;;基于Xilinx FPGA的時(shí)鐘管理設(shè)計(jì)與實(shí)現(xiàn)[J];電子測(cè)量技術(shù);2010年10期
6 高志成,肖先賜;寬帶數(shù)字下變頻的一種高效實(shí)現(xiàn)結(jié)構(gòu)[J];電子與信息學(xué)報(bào);2001年03期
7 劉延斌,金光;半實(shí)物仿真技術(shù)的發(fā)展現(xiàn)狀[J];光機(jī)電信息;2003年01期
8 方冬;章國(guó)寶;;基于EMIF接口的數(shù)據(jù)采集系統(tǒng)的設(shè)計(jì)[J];電子設(shè)計(jì)工程;2011年02期
9 甘建偉;秦付軍;王鵬;;基于FPGA的高速多通道數(shù)據(jù)采集系統(tǒng)設(shè)計(jì)[J];電子技術(shù)應(yīng)用;2013年04期
10 林連雷;姜守達(dá);;一種末制導(dǎo)雷達(dá)有源干擾效果評(píng)估方法[J];哈爾濱工業(yè)大學(xué)學(xué)報(bào);2011年07期
本文編號(hào):2797508
本文鏈接:http://www.sikaile.net/kejilunwen/jingguansheji/2797508.html