基于FPGA的DDS信號源研究與設計
本文關鍵詞:基于FPGA的DDS信號源研究與設計
更多相關文章: DDS數(shù)字信號發(fā)生器 FPGA 信號波形 Verilog HDL語言
【摘要】:可編程邏輯器件FPGA具有便于編程、開發(fā)周期短、集成度高、功能強大、開發(fā)工具智能化、保密性好等特點,被廣泛應用于通信及數(shù)字設計等領域。將DDS技術和FPGA器件相結合,采用加擾方法,利用HDL語言和原理圖設計了一種基于FPGA的DDS信號源,它不僅能產生正(余)弦波、三角波、鋸齒波、方波等常見波形信號,而且還能產生調頻信號、調幅信號等調制信號以及擴頻信號。實驗結果表明,該設計電路穩(wěn)定性好,能夠使DDS電路在精確度與靈活性方面得到很大提高。
【作者單位】: 三門峽職業(yè)技術學院信息傳媒學院;
【關鍵詞】: DDS數(shù)字信號發(fā)生器 FPGA 信號波形 Verilog HDL語言
【分類號】:TN741;TN791
【正文快照】: 近些年,高密度、高集成度的可編程邏輯器件FPGA發(fā)展迅速,是硬件設計中的研究熱點,與CPU、DSP一起被譽為未來數(shù)字電路系統(tǒng)的三塊基石。FPGA具有便于編程、開發(fā)周期短、集成度高、功能強大、開發(fā)工具智能化、保密性好等特點,隨著電子工藝水平的不斷提高,FPGA的制造成本也越來越
【相似文獻】
中國期刊全文數(shù)據(jù)庫 前10條
1 馬玲;實用數(shù)字信號發(fā)生器方案設計[J];聲學與電子工程;2001年02期
2 魯哨廷;;多波形數(shù)字信號發(fā)生器的設計與實現(xiàn)[J];微處理機;2008年02期
3 郭鈞鋒,朱世華,聞懋生;可編程任意數(shù)字信號發(fā)生器實現(xiàn)技術[J];無線電工程;1995年05期
4 朱世華,郭鈞鋒,,聞懋生;可編程任意數(shù)字信號發(fā)生器—原理、誤差及實現(xiàn)[J];電子學報;1997年10期
5 廖娜;魏西媛;荊海霞;;簡易數(shù)字信號發(fā)生器的設計與實現(xiàn)[J];科技信息;2008年26期
6 杜丁丁;馬坤茹;;數(shù)字信號發(fā)生器的設計[J];河北農業(yè)大學學報;2009年01期
7 張小強;王園園;;2010年全國大學生電子信息實踐創(chuàng)新作品本科基礎組一等獎 基于單片機技術的多功能數(shù)字信號發(fā)生器[J];電子世界;2011年03期
8 武麗芳;陳星;王福明;楊寧;;基于FPGA數(shù)字信號發(fā)生器的設計[J];山西電子技術;2013年05期
9 繆欣;唐慧強;;基于ARM的數(shù)字信號發(fā)生器的設計與實現(xiàn)[J];微計算機信息;2007年29期
10 陸春妹;陳美珠;鄧建平;;基于DDS技術的數(shù)字信號發(fā)生器的設計[J];蘇州市職業(yè)大學學報;2007年02期
中國重要會議論文全文數(shù)據(jù)庫 前1條
1 錢偉康;謝靈軍;錢建秋;王力;;基于FPGA-IP核的數(shù)字信號發(fā)生器的設計[A];全國第二屆信號處理與應用學術會議?痆C];2008年
中國碩士學位論文全文數(shù)據(jù)庫 前1條
1 王良軍;基于FPGA的數(shù)字信號發(fā)生器[D];電子科技大學;2008年
本文編號:553702
本文鏈接:http://www.sikaile.net/kejilunwen/dianzigongchenglunwen/553702.html