天堂国产午夜亚洲专区-少妇人妻综合久久蜜臀-国产成人户外露出视频在线-国产91传媒一区二区三区

當前位置:主頁 > 科技論文 > 電子信息論文 >

基于FPGA的CameraLink圖像數(shù)據(jù)接口設計

發(fā)布時間:2023-03-07 10:20
  依據(jù)航天測試領域?qū)τ趫D像采集系統(tǒng)中特定格式圖像數(shù)據(jù)傳輸與處理的技術要求以及小型化低成本的設計要求,設計了一種基于FPGA的CameraLink圖像數(shù)據(jù)接口。此接口選用可編程邏輯器件FPGA作為主控制芯片,通過編程FPGA代替接口轉換芯片,實現(xiàn)CameraLink協(xié)議的LVDS信號在FPGA端口的直接接收,有效數(shù)據(jù)速率可達110 MB/s。

【文章頁數(shù)】:4 頁

【文章目錄】:
0 引言
1 設計方案
    1.1 總體方案
    1.2 CameraLink接口接收端的FPGA實現(xiàn)
2 數(shù)據(jù)接收端控制邏輯
    2.1 約定數(shù)據(jù)格式
    2.2 數(shù)據(jù)接收邏輯
3 接口邏輯功能仿真
4 試驗驗證
5 結論



本文編號:3757416

資料下載
論文發(fā)表

本文鏈接:http://www.sikaile.net/kejilunwen/dianzigongchenglunwen/3757416.html


Copyright(c)文論論文網(wǎng)All Rights Reserved | 網(wǎng)站地圖 |

版權申明:資料由用戶63cba***提供,本站僅收錄摘要或目錄,作者需要刪除請E-mail郵箱bigeng88@qq.com