高速多路A/D交替采樣時(shí)基偏差預(yù)估及校正算法研究與實(shí)現(xiàn)
發(fā)布時(shí)間:2021-01-27 23:48
模數(shù)轉(zhuǎn)換器(Analog to Digital Converter,ADC)被廣泛用于現(xiàn)代電子設(shè)備和計(jì)算器控制系統(tǒng)中,當(dāng)需要將模擬信號(hào)信號(hào)處理器與數(shù)字信號(hào)信號(hào)處理器接口時(shí),后者的目的是從信號(hào)中提取信號(hào)或通過消除不需要的干擾或失真來對(duì)信號(hào)進(jìn)行調(diào)整。轉(zhuǎn)換速度仍然是高速信號(hào)處理應(yīng)用的關(guān)鍵瓶頸。不幸的是,高速轉(zhuǎn)換器的設(shè)計(jì)受到硬件限制。實(shí)現(xiàn)高采樣率的一種方法是使用時(shí)間交替的ADC結(jié)構(gòu),這種結(jié)構(gòu)采用前端并行逐行采樣、后端串行,多路復(fù)用技術(shù),即多路A/D交替采樣技術(shù)。然而采用這種技術(shù)獲取到的數(shù)據(jù)準(zhǔn)確性會(huì)受到各采樣通道之間失配(偏置失配、增益失配、時(shí)基偏差)的影響,其中時(shí)基偏差會(huì)導(dǎo)致出現(xiàn)不需要的譜分量,從而造成非均勻采樣。因此如何提供更精確的采樣時(shí)基,以及利用預(yù)估得到的時(shí)基偏差,對(duì)采樣信號(hào)進(jìn)行重建,這些都是在使用多路A/D交替采樣技術(shù)時(shí)需要考慮的問題。本文針對(duì)采樣領(lǐng)域中的實(shí)際應(yīng)用,對(duì)高速多路A/D交替采樣技術(shù)中的時(shí)基偏差預(yù)估算法和TIADC采樣系統(tǒng)信號(hào)校正兩個(gè)方面內(nèi)容進(jìn)行了理論研究和實(shí)驗(yàn)分析:首先,論證并分析了一種有效的時(shí)基偏差預(yù)估算法--快速迭代盲估計(jì)算法,用于估計(jì)M通道時(shí)間交替ADC中的時(shí)基偏差。...
【文章來源】:電子科技大學(xué)四川省 211工程院校 985工程院校 教育部直屬院校
【文章頁數(shù)】:74 頁
【學(xué)位級(jí)別】:碩士
【部分圖文】:
理想的四通道TIADC
各種失配的圖形說明
模數(shù)轉(zhuǎn)換器模型
本文編號(hào):3003955
【文章來源】:電子科技大學(xué)四川省 211工程院校 985工程院校 教育部直屬院校
【文章頁數(shù)】:74 頁
【學(xué)位級(jí)別】:碩士
【部分圖文】:
理想的四通道TIADC
各種失配的圖形說明
模數(shù)轉(zhuǎn)換器模型
本文編號(hào):3003955
本文鏈接:http://www.sikaile.net/kejilunwen/dianzigongchenglunwen/3003955.html
最近更新
教材專著