嵌入式應(yīng)用系統(tǒng)中高速PCB設(shè)計技術(shù)的研究及實現(xiàn)
本文選題:高速PCB + 信號完整性; 參考:《計算機(jī)測量與控制》2016年06期
【摘要】:為了能夠消除高速PCB技術(shù)中信號完整性的問題,需要在高速PCB設(shè)計過程中解決時序、噪聲、電磁干擾等關(guān)鍵問題;通過對嵌入式RTU的高速PCB設(shè)計過程中出現(xiàn)的串?dāng)_、電磁干擾、振鈴和電源完整性等信號問題的研究,提出削弱或消除以上噪聲的方法;用Altium Designer、PADS軟件繪制電路原理圖和PCB,借助Hyper Lynx和ADS仿真軟件進(jìn)行前端和后端可靠性驗證,根據(jù)仿真結(jié)果確定元器件和接插件的布局以及走線規(guī)則,最后通過對完成布線的PCB進(jìn)行信號完整性驗證;設(shè)計的嵌入式RTU電路板通過電磁兼容測試,表明該方法能夠有效抑制噪聲,增強(qiáng)高速數(shù)字電路設(shè)計的穩(wěn)定性,提高產(chǎn)品設(shè)計的成功率,對從事相關(guān)工作的人員有很重要的參考價值,在智能設(shè)備的升級替換和推進(jìn)物聯(lián)網(wǎng)的建設(shè)方面有重要的借鑒作用。
[Abstract]:In order to eliminate the problem of signal integrity in high speed PCB technology, it is necessary to solve the key problems of timing, noise and electromagnetic interference during the design of high speed PCB. Through the study of the signal problems such as crosstalk, electromagnetic interference, ringing and power supply integrity in the high-speed PCB design of embedded RTU, this paper proposes to weaken or eliminate the above noise. The method of sound; using Altium Designer, PADS software to draw circuit schematic and PCB, using Hyper Lynx and ADS simulation software to verify the front and back end reliability. According to the simulation results, the layout and the line rule of the components and connectors are determined. Finally, the integrity of the signal is verified by the PCB that completes the wiring; the designed embedded RTU electricity is designed. Through EMC test, the road plate shows that the method can effectively suppress noise, enhance the stability of high-speed digital circuit design and improve the success rate of product design. It has important reference value for the personnel engaged in the related work, and has important reference for the upgrading and replacement of intelligent equipment and the construction of the Internet of things.
【作者單位】: 中國石油大學(xué)(北京)地球物理與信息工程學(xué)院;
【基金】:國家發(fā)改委下一代互聯(lián)網(wǎng)技術(shù)在智慧油田的應(yīng)用示范項目(CNGI-12-03-043)
【分類號】:TN402
【相似文獻(xiàn)】
相關(guān)期刊論文 前10條
1 陳辰;信號完整性工具匯入主流[J];電子產(chǎn)品世界;1996年12期
2 魏敬和,陳軍寧,柯導(dǎo)明,吳建輝,陸生禮;一種分析高速時鐘網(wǎng)絡(luò)信號完整性的有效方法[J];電子學(xué)報;2004年02期
3 張希;行波折反射法在信號完整性的研究中的應(yīng)用[J];印制電路信息;2005年01期
4 張楷;;高速并行總線信號完整性測試技術(shù)[J];中國集成電路;2007年01期
5 周俊;許凱華;劉玉華;董淑云;;基于仿真的高速電路主板系統(tǒng)信號完整性研究[J];計算機(jī)工程與設(shè)計;2010年08期
6 黃震;;高速電路信號完整性探討[J];艦船電子對抗;2010年03期
7 王寅;;高速電路中的信號完整性及仿真[J];電子測試;2010年08期
8 焦鍵;;集成電路中信號完整性的分析[J];科技信息;2010年24期
9 王婷;;信號完整性仿真自動化的概念與設(shè)計[J];黑龍江科技信息;2010年32期
10 周路;賈寶富;;信號上升或下降時間對高速電路信號完整性影響的研究[J];現(xiàn)代電子技術(shù);2011年06期
相關(guān)會議論文 前10條
1 鄒京;夏建峰;黎鐵軍;竇強(qiáng);;電子封裝信號完整性設(shè)計技術(shù)研究[A];第十六屆計算機(jī)工程與工藝年會暨第二屆微處理器技術(shù)論壇論文集[C];2012年
2 蘇琦;郭昕;李研;;片上信號完整性研究與測試[A];第十六屆計算機(jī)工程與工藝年會暨第二屆微處理器技術(shù)論壇論文集[C];2012年
3 駱再紅;石丹;高攸綱;;信號完整性問題中的串?dāng)_仿真及分析[A];電波科學(xué)學(xué)報[C];2011年
4 曹誠;費元春;;高速電路中關(guān)于信號完整性的幾點分析[A];2005年海峽兩岸三地?zé)o線科技學(xué)術(shù)會論文集[C];2005年
5 姚春蓮;葛寶珊;;圖像編碼器硬件設(shè)計中的信號完整性[A];全國第4屆信號和智能信息處理與應(yīng)用學(xué)術(shù)會議論文集[C];2010年
6 李征帆;;高速集成電路的信號完整性問題與電磁場微波技術(shù)[A];2003'全國微波毫米波會議論文集[C];2003年
7 肖洪濤;董惠;張磊;;基于SI仿真的高速電路設(shè)計方法[A];全國電磁兼容學(xué)術(shù)會議論文集[C];2006年
8 常曉夏;曠章曲;吳南健;鄧中亮;;通信SoC設(shè)計中信號完整性問題的分析與解決[A];2005中國通信集成電路技術(shù)與應(yīng)用研討會論文集[C];2005年
9 李小平;黃卡瑪;陳誼;;基于信號完整性仿真分析的高速PCB設(shè)計方法[A];第十四屆全國電磁兼容學(xué)術(shù)會議論文集[C];2004年
10 畢曉瑩;;高速PCB設(shè)計與信號完整性仿真分析[A];第七屆全國印制電路學(xué)術(shù)年會論文集[C];2004年
相關(guān)重要報紙文章 前1條
1 杭州電子科技大學(xué)微電子 CAD研究所 孫玲玲 彭嶸;信號完整性對EDA工具的挑戰(zhàn)[N];計算機(jī)世界;2005年
相關(guān)博士學(xué)位論文 前5條
1 張華;高速互連系統(tǒng)的信號完整性研究[D];東南大學(xué);2005年
2 陳建華;PCB傳輸線信號完整性及電磁兼容特性研究[D];西安電子科技大學(xué);2010年
3 蘇浩航;深亞微米VLSI電源/地線網(wǎng)絡(luò)信號完整性主要問題的算法研究[D];西安電子科技大學(xué);2008年
4 申振寧;板級與封裝級電路系統(tǒng)電磁完整性研究[D];西安電子科技大學(xué);2014年
5 蔣冬初;高速數(shù)字電路的信號傳輸及其噪聲抑制[D];西安電子科技大學(xué);2014年
相關(guān)碩士學(xué)位論文 前10條
1 徐曉丹;高速高密度PCB信號完整性與電源完整性研究[D];西南交通大學(xué);2015年
2 馬劍鋒;復(fù)雜互連結(jié)構(gòu)信號完整性建模及故障測試研究[D];桂林電子科技大學(xué);2015年
3 徐靜;高速數(shù)字信號互連設(shè)計分析及應(yīng)用[D];電子科技大學(xué);2015年
4 陳曉陽;電子控制器板級電磁兼容性分析與改進(jìn)措施研究[D];東南大學(xué);2015年
5 繆云飛;信號完整性仿真自動化技術(shù)研究及報告生成設(shè)計策略[D];西安電子科技大學(xué);2007年
6 李錢贊;信號完整性與電源完整性的研究與仿真[D];杭州電子科技大學(xué);2012年
7 丁鑫蕾;數(shù)字微鏡器件驅(qū)動平臺的信號完整性設(shè)計[D];華東師范大學(xué);2012年
8 張婧;高速數(shù)字電路信號完整性仿真設(shè)計與驗證[D];西安電子科技大學(xué);2013年
9 石小巍;高速光互連電路的信號完整性研究[D];哈爾濱工程大學(xué);2009年
10 薛蓉;信號完整性仿真自動化關(guān)鍵技術(shù)研究及測試用例設(shè)計策略[D];西安電子科技大學(xué);2006年
,本文編號:2073036
本文鏈接:http://www.sikaile.net/kejilunwen/dianzigongchenglunwen/2073036.html