淺談EDA技術(shù)與VHDL
本文關(guān)鍵詞: EDA FPGA VHDL 出處:《藝術(shù)科技》2016年12期 論文類型:期刊論文
【摘要】:隨著科技的不斷發(fā)展,現(xiàn)代電子技術(shù)的核心已經(jīng)逐漸向基于計(jì)算機(jī)的自動(dòng)化電子設(shè)計(jì)技術(shù)的方向轉(zhuǎn)變。EDA技術(shù)對(duì)計(jì)算機(jī)的依賴性非常強(qiáng),在EDA工具軟件平臺(tái)上,EDA會(huì)對(duì)以硬件描述語言為系統(tǒng)邏輯描述手段完成的文件自動(dòng)進(jìn)行邏輯編譯、化簡、分割等一系列步驟。然而VHDL作為硬件描述語言,是EDA技術(shù)中的重要組成部分,同時(shí)也是電子設(shè)計(jì)主流硬件的描述語言之一。本文將著重介紹它的程序結(jié)構(gòu)和使用技術(shù)。
[Abstract]:With the continuous development of science and technology, the core of modern electronic technology has gradually changed to the direction of computer-based automatic electronic design technology. EDA technology is highly dependent on computers. On the platform of EDA tool software, EDA can automatically compile, simplify and partition the files which are completed by hardware description language. However, VHDL is the hardware description language. It is an important part of EDA technology and is also one of the main hardware description languages in electronic design. This paper will focus on its program structure and application technology.
【作者單位】: 沈陽理工大學(xué);
【分類號(hào)】:TN702
【相似文獻(xiàn)】
相關(guān)期刊論文 前10條
1 ;新書書訊(三):《VHDL語言100例詳解》一書問世[J];計(jì)算機(jī)輔助設(shè)計(jì)與圖形學(xué)學(xué)報(bào);2000年06期
2 楊勛,劉明業(yè);Cycle-Based Algorithm Used to Accelerate VHDL Simulation[J];Journal of Computer Science and Technology;2000年04期
3 ;The Feature of DDR SDRAM and the Implementation of DDR SDRAM Controllers via VHDL[J];The Journal of China Universities of Posts and Telecommunications;2002年01期
4 ;Realization of Communication Protocols of RFID R/W Device Based on CPLD[J];The Journal of China Universities of Posts and Telecommunications;2002年02期
5 魏東,葉葵,李維林;基于VHDL的樂曲演奏器設(shè)計(jì)[J];應(yīng)用科技;2003年01期
6 林瑤;使用VHDL語言中幾個(gè)常見問題的探討[J];微計(jì)算機(jī)信息;2004年09期
7 趙蓉;;基于VHDL語言的出租車自動(dòng)計(jì)費(fèi)器的設(shè)計(jì)[J];科技風(fēng);2008年24期
8 楊光;馮濤;秦永左;;VHDL實(shí)驗(yàn)教學(xué)的研究與探索[J];中國校外教育(理論);2008年08期
9 黃衛(wèi)華;賈歷程;;高職“VHDL設(shè)計(jì)”課程學(xué)習(xí)存在的問題與對(duì)策[J];中國電力教育;2009年01期
10 陳楊;楊樹;;實(shí)現(xiàn)VHDL有效綜合應(yīng)注意的設(shè)計(jì)事項(xiàng)[J];科技信息;2010年04期
相關(guān)會(huì)議論文 前10條
1 ;Design and Simulation of FIR Filter Based on VHDL[A];Proceedings of 14th Chinese Conference on System Simulation Technology & Application(CCSSTA’2012)[C];2012年
2 楊春玲;趙東陽;高虹;;VHDL語言學(xué)習(xí)輔導(dǎo)系統(tǒng)的開發(fā)與實(shí)踐[A];全國電子技術(shù)研究會(huì)2005年會(huì)論文集[C];2005年
3 方曉;孫筱萌;秦振杰;;基于VHDL的秒表設(shè)計(jì)[A];教育部中南地區(qū)高等學(xué)校電子電氣基礎(chǔ)課教學(xué)研究會(huì)第二十屆學(xué)術(shù)年會(huì)會(huì)議論文集(下冊)[C];2010年
4 葉江峰;;特快信號(hào)解碼板VHDL設(shè)計(jì)及實(shí)驗(yàn)[A];中國工程物理研究院科技年報(bào)(1999)[C];1999年
5 張強(qiáng);賈立愷;;VHDL在電子設(shè)計(jì)中的應(yīng)用[A];2008年中國高校通信類院系學(xué)術(shù)研討會(huì)論文集(下冊)[C];2009年
6 鄧勤學(xué);陳綏陽;位永輝;;用VHDL實(shí)現(xiàn)快速傅里葉變換及其逆變換的研究[A];第八屆全國信號(hào)與信息處理聯(lián)合學(xué)術(shù)會(huì)議論文集[C];2009年
7 高進(jìn);段哲民;高巍;;基于VHDL-AMS語言的電路建模與仿真[A];全國第五屆信號(hào)和智能信息處理與應(yīng)用學(xué)術(shù)會(huì)議?(第一冊)[C];2011年
8 高獻(xiàn)偉;路而紅;趙成;耿彥明;曾基石;;基于VHDL-AMS的模擬和混合系統(tǒng)的行為建模與仿真[A];全國電子技術(shù)研究會(huì)2005年會(huì)論文集[C];2005年
9 梁向紅;;信號(hào)發(fā)生器的VHDL設(shè)計(jì)與仿真[A];全國第十屆企業(yè)信息化與工業(yè)工程學(xué)術(shù)年會(huì)論文集[C];2006年
10 趙輝;;基于VHDL的數(shù)字時(shí)鐘系統(tǒng)設(shè)計(jì)[A];天津市電視技術(shù)研究會(huì)2011年年會(huì)論文集[C];2011年
相關(guān)重要報(bào)紙文章 前1條
1 清華大學(xué)電子工程系 譚章熹;VHDL在新一代EDA解決方案中的應(yīng)用[N];計(jì)算機(jī)世界;2001年
相關(guān)博士學(xué)位論文 前1條
1 潘光;基于VHDL高級(jí)綜合的水下航行器自控系統(tǒng)集成設(shè)計(jì)研究[D];西北工業(yè)大學(xué);2002年
相關(guān)碩士學(xué)位論文 前10條
1 張康;VHDL到MSVL的轉(zhuǎn)換系統(tǒng)[D];西安電子科技大學(xué);2014年
2 吳銳;用VHDL語言配置實(shí)體、結(jié)構(gòu)體最佳方案選擇與性能比較[D];貴州大學(xué);2008年
3 凌t,
本文編號(hào):1545610
本文鏈接:http://www.sikaile.net/kejilunwen/dianzigongchenglunwen/1545610.html